论文导出了分集增益与空间复用增益间的最佳折衷关系式。该关系式为阶梯递减右连续函数,阶梯数等于接收天线数目。分集增益的取值与分组长度有关,只有当分组长度不小于发射天线数目时才能获得满分集增益。折衷关系表明,采用合适的空时编码可以同时获得分集增益和空间复用增益,但是两种增益不能同时达到最大。由最佳折衷关系可以推测一定空间复用增益时可得到的最大分集增益,以及一定分集增益时能获得的最大空间复用增益
上传时间: 2013-11-07
上传用户:mnacyf
工作原理:整机由接收和发射两部分组成,两部分除天线和阻抗匹配电路外,其它电路都是相互独立的。
上传时间: 2014-03-25
上传用户:paladin
DAC34H84 是一款由德州仪器(TI)推出的四通道、16 比特、采样1.25GSPS、功耗1.4W 高性能的数模转换器。支持625MSPS 的数据率,可用于宽带与多通道系统的基站收发信机。由于无线通信技术的高速发展与各设备商基站射频拉远单元(RRU/RRH)多种制式平台化的要求,目前收发信机单板支持的发射信号频谱越来越宽,而中频频率一般没有相应提高,所以中频发射DAC 发出中频(IF)信号的二次谐波(HD2)或中频与采样频率Fs 混叠产生的信号(Fs-2*IF)离主信号也越来越近,因此这些非线性杂散越来越难被外部模拟滤波器滤除。这些子进行pcb设计布局,能取得较好的信号完整性效果,可以在pcb打样后,更放心。这些杂散信号会降低发射机的SFDR 性能,优化DAC 输出的二次谐波性能也就变得越来越重要。
上传时间: 2013-12-28
上传用户:tsfh
现代数字信号处理从视频扩展到了中频甚至射频,针对要求信号处理的处理速度越来越高、传输速率越来越快等特点,给出了一款使用高性能FPGA、DAC以及经先进的PCB设计工具设计、仿真的高速信号处理模块,实现了对高速信号的实时接收和处理。关键词:数字信号处理; 高速电路; FPGA;设计与仿真
上传时间: 2013-10-09
上传用户:baiom
文中介绍了基于CX20106A的超声波测距系统的设计与实现方案。以At89c52单片机作为中央处理器(mcu)控制协调整个设计的发射接收和数据处理,然后通过独立的R/T-40-16超声波发生和接受模块产生和接收超声波。以此两者之间的时间差来判断距离的大小,然后有单片机程序计算出障碍物与发射探头的距离。同时,使用DS18B20做为单片机的温度补偿来提高单片机测距中的精确度。最后使得这个设计更加精确、可靠、简便的实现现实生活中的各项测距工作。
上传时间: 2013-10-27
上传用户:songkun
本文介绍一种基于PCI Express 总线的高速数据采集卡的设计方案及功能实现。给出系统的基本结构及单元组成,重点阐述系统硬件设计的关键技术和本地总线的控制逻辑,详细探讨了基于DriverWorks 的设备驱动程序的开发以及上层应用软件的设计。该系统通过实践验证,可用于卫星下行高速数据的接收并可适用于其他高速数据采集与处理系统。关键词:PCI Express 总线 PCIE PEX8311 DMA 板卡驱动 随着空间科学和空间电子学技术的飞速发展,空间科学实验的种类和数量以及科学实验所产生的数据量不断增加。为了使地面接收处理系统能够实时处理和显示科学图像数据,必须要设计出新的地面数据接收处理系统,实现大量高速数据的正确接收采集、处理以及存储。为了满足地面系统的要求,并为以后的计算机系统升级提供更广阔的空间,本系统拟采用第三代I/O 互连技术PCI Express(简称PCI-E)作为本数据采集卡的进机总线形式。本文通过对PCI-E 总线专用接口芯片PLX 公司的PEX8311 性能分析,特别是对突发读、写和DMA读操作的时序研究,设计出本地总线的可编程控制逻辑,并详细讨论了整个PCI-E 高速数据采集卡的硬件设计方案,以及WDM 驱动程序和上层应用程序的设计方法。
上传时间: 2013-10-28
上传用户:tianyi996
4.了解和掌握Linux系统支持的消息通信机制、共享存储区机制。. (1) 消息的创建、发送和接收: 使用系统调用msgget( )、msgsed( )、msgrev及msgcrl( ),编写消息的发送和接收程序(消息长度为1KB); (2) 共享存储区的创建、附接和断接: 使用系统调用shmget( )、shmat( )、shmcrl( ),编写一个与上述功能相同的程序。
标签: msgget msgcrl msgsed msgrev
上传时间: 2014-01-03
上传用户:685
代替传真机接收传真的软件,网上资源,与大家共享!
上传时间: 2015-03-24
上传用户:zhouli
PLL是数字锁相环设计源程序, 其中, Fi是输入频率(接收数据), 数字锁相技术在通信领域应用非常广泛,本例用VHDL描述了一个锁相环作为参考,源码已经调试过。编译器synplicty.Fo(Q5)是本地输出频率. 目的是从输入数据中提取时钟信号(Q5), 其频率与数据速率一致, 时钟上升沿锁定在数据的上升和下降沿上;顶层文件是PLL.GDF
上传时间: 2013-12-31
上传用户:hphh
短信网关(ismg)的建设可以为sp与短消息中心(smsc)之间数据交换提供一条安全、快捷的通道,以便手机用户采用短信方式与sp双向通信,接收sp提供的信息服务,同时完成相应计费采集、业务管理、网络管理等功能。
上传时间: 2013-12-26
上传用户:lindor