虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

反馈<b>补偿器</b>

  • MSP430系列超低功耗16位单片机原理与应用(华中科技大学)

    CPU:MSP430系列单片机的CPU和通用微处理器基本相同,只是在设计上采用了面向控制的结构和指令系统。MSP430的内核CPU结构是按照精简指令集和高透明的宗旨而设计的,使用的指令有硬件执行的内核指令和基于现有硬件结构的仿真指令。这样可以提高指令执行速度和效率,增强了MSP430的实时处理能力。存储器:存储程序、数据以及外围模块的运行控制信息。有程序存储器和数据存储器。对程序存储器访问总是以字形式取得代码,而对数据可以用字或字节方式访问。其中MSP430各系列单片机的程序存储器有ROM、OTP、EPROM和FLASH型。外围模块:经过MAB、MDB、中断服务及请求线与CPU相连。MSP430不同系列产品所包含外围模块的种类及数目可能不同。它们分别是以下一些外围模块的组合:时钟模块、看门狗、定时器A、定时器B、比较器A、串口0、1、硬件乘法器、液晶驱动器、模数转换、数模转换、端口、基本定时器、DMA控制器等。

    标签: msp430 单片机

    上传时间: 2022-07-28

    上传用户:slq1234567890

  • 基于DSPic通信电源模块数字控制研究.rar

    数字控制技术在开关电源中的应用正变得越来越广泛,开关电源的数字控制器包含三个主要的功能模块:模数转换器、数字补偿器和数字脉宽调制器。本论文总结和比较了当今国际上高频开关电源数字控制器各个模块的先进技术和发展方向。 数字电源要在高频开关电源应用领域中实用化、市场化,在技术上仍然存在许多的难关需要攻克。其中模数转换器和数字脉宽调制器的分辨率问题给系统带来了极限环振荡的隐患,采样时滞现象增加了实现电源的电压调节快速动态响应特性的难度,同时数字补偿器必须在一个开关周期内完成若干次乘法和加法运算以便及时更新占空比信息,从而对数字控制器的运算速度提出了非常高的要求。本文集中研究和讨论解决这些技术难点的途径,利用matlab中的SISOTOOL块,通过直接数字设计提出了2P2Z的数字补偿算法。按照高频开关电源的设计步骤,本文对主要元器件进行了参数的计算以及选型,并利用matlab中的SIMULINK模块对电路的稳态瞬态性能进行仿真研究。 为了对理论分析和仿真研究进行验证,本文设计实现了一款基于DSPic30F2020高性能数字信号处理器并采用2P2Z控制算法的高频全桥拓扑大功率通信一次电源整流模块。实验结果表明,该数字电源方案稳定可靠,性能参数优异,能够满足应用的需要。

    标签: DSPic 通信电源 模块

    上传时间: 2013-04-24

    上传用户:林鱼2016

  • 不平衡系统中STATCOM的控制方法和主电路研究.rar

    三相电压不平衡度是衡量电网电能质量的一个重要指标。在三相系统中,引起电压不平衡的主要原因是发电机的输出电压不平衡和负载不平衡两方面,电压不平衡比较严重时,会给系统带来诸多危害。近年来,STATCOM因其动态响应速度快,电流谐波含量小,装置体积小等优点,在电压不平衡补偿中的应用越来越广。 首先本文研究了基于IGCT的STATCOM主电路。为了获得更高的输出电压,通常需要将IGCT串联使用。然而在器件串联使用时,由于其特性的差异会产生暂态电压分配不均衡,导致个别器件上产生过电压而威胁器件的安全,严重时会烧毁器件。因此需要采用均压电路来保证串联结构中电压的平均分配。本文重点对IGCT串联均压电路和缓冲电路进行了设计,在分析串联均压电路的同时,计算了吸收电容和吸收电阻的取值范围。而后,对缓冲电路进行了Pspice仿真,通过仿真验证了均压电路的工作效果。结果表明,吸收电容和吸收电阻的取值合适,能够对IGCT的串联运行起到很好的保护作用。本文还对100Kvar/660VSTATCOM的主电路进行了参数设计,对IGCT的型号和各主要元件进行了选择。 本文重点研究了不平衡系统中STATCOM的控制策略。建立了基于IGCT的STATCOM的数学模型;根据STATCOM的电流暂态模型,对电流电压进行序分解,并做D—Q坐标变换,建立STATCOM在静止坐标系下的正、负序数学模型。基于建立的负序模型,研究STATCOM在不平衡情况下的控制策略,本文采用无差拍控制方法;根据实际补偿时遇到的问题:收敛速度慢、依赖固定的负载模型、鲁棒性差等,对无差拍控制方法进行了优化设计。该优化方法在传统无差拍的基础上引入了参考电流观测器和状态观测器;文中具体设计了这个改进无差拍控制器和其相关电路。经分析与仿真验证了本文提出的优化控制方法,将该方法应用于STATCOM不平衡补偿器,取得了良好的不平衡补偿性能、快速的动态响应和良好的鲁棒性。

    标签: STATCOM 不平衡

    上传时间: 2013-06-05

    上传用户:abc123456.

  • 基于ARM的大滞后控制系统研究

    在工业过程中,许多对象具有滞后特性,由于纯滞后的存在,使得系统的超调量变大,调节时间变长。因此滞后过程被公认为较难控制的对象,而且纯滞后占整个动态过程的时间越长,难控的程度越大。所以大纯滞后对象的控制一直是困扰自动控制和计算机应用领域的一大难题。而这类对象又广泛存在于石油、化工、酿造、制药、冶金等工业生产过程中。因此对该问题的研究具有重大的实际意义。 传统的PID配合Smith预估补偿器的控制方法,对模型误差反映比较灵敏,当存在建模误差或干扰时,控制效果并不能取得令人满意的效果。近年来随着模糊控制、神经网络控制等智能控制研究的不断深入,有些学者将它们与Smith预估控制、PID控制及预测控制等相结合,提出了针对不确定大滞后系统的新的控制方法。虽然有些控制方案效果不错,但系统的复杂程度和调试难度也随之增加。因此设计简单、快速、可靠的控制器,仍是一个重大课题。 本文首先介绍了大滞后过程的控制特点,概述了常用的大滞后过程的控制方法及其优缺点。接着概要地介绍了嵌入式系统的优点、发展历史、现状及前景。并针对性地介绍了ARM控制器的概况以及它的应用领域。然后本文针对大滞后对象提出了自抗扰控制器与Smith预估补偿器相结合的设计方案。通过仿真对比了本方案、PID配合Smith预估补偿器及单一的自抗扰控制器的控制效果,表明自抗扰控制器与Smith预估补偿器的结合有效地改善了大滞后对象的控制效果,增强了系统的鲁棒性和抗干扰能力。为验证该控制方案的实际控制效果,我们以PCT-II型过程控制实验装置中的具有大滞后特性的盘管内部的温度为被控对象,以JX44BO开发板作为主要的控制平台设计并完成大滞后控制实验。所以接下来本文介绍了实现这个嵌入式温度大滞后控制系统所涉及到的硬件平台、系统框图以及实验内容。然后本文介绍了嵌入式控制平台的控制界面以及各个主要功能的程序的实现,以及远程客户端程序在以太网通讯方面的程序实现和远程客户端程序的操作界面。最后本文给出了本次实验的参数设置以及最终的实验结果。实验结果表明在实际应用中本文所提出的方案对于大滞后对象具有较好的控制效果。

    标签: ARM 控制 系统研究

    上传时间: 2013-06-11

    上传用户:baitouyu

  • 基于FPGA的混沌加密芯片技术研究

    利用混沌的对初值和参数敏感、伪随机以及遍历等特性设计的加密方案,相对传统加密方案而言,表现出许多优越性能,尤其在快速置乱和扩散数据方面.目前,大多数混沌密码倾向于软件实现,这些实现方案中数据串行处理且吞吐量有限,因而不适合硬件实现.该论文分别介绍了适合FPGA(现场可编程门阵列)并行实现的序列密码和分组密码方案.序列密码方案,对传统LFSR(线性反馈移位寄存器)进行改进,采用非线性的混沌方程代替LFSR中的线性反馈方程,进而构造出基于混沌伪随机数发生器的加密算法.分组密码方案,从图像置乱的快速性考虑,将两维混沌映射扩展到三维空间;同时,引入另一种混沌映射对图像数据进行扩散操作,以有效地抵抗统计和差分攻击.对于这两种方案,文中给出了VHDL(硬件描述语言)编程、FPGA片内功能模块设计、加密效果以及硬件性能分析等.其中,序列密码硬件实现方案,在不考虑通信延时的情况下,可以达到每秒61.622兆字节的加密速度.实验结果表明,这两种加密算法的FPGA实现方案是可行的,并且能够得到较高的安全性和较快的加密速度.

    标签: FPGA 混沌 加密芯片 技术研究

    上传时间: 2013-04-24

    上传用户:yx007699

  • 可重构FPGA通讯纠错进化电路及其实现

    ASIC对产品成本和灵活性有一定的要求.基于MCU方式的ASIC具有较高的灵活性和较低的成本,然而抗干扰性和可靠性相对较低,运算速度也受到限制.常规ASIC的硬件具有速度优势和较高的可靠性及抗干扰能力,然而不是灵活性较差,就是成本较高.与传统硬件(CHW)相比,具有一定可配置特性的场可编程门阵列(FPGA)的出现,使建立在可再配置硬件基础上的进化硬件(EHW)成为智能硬件电路设计的一种新方法.作为进化算法和可编程器件技术相结合的产物,可重构FPGA的研究属于EHW的研究范畴,是研究EHW的一种具体的实现方法.论文认为面向分类的专用类可重构FPGA(ASR-FPGA)的研究,可使可重构电路粒度划分的针对性更强、设计更易实现.论文研究的可重构FPGA的BCH通讯纠错码进化电路是一类ASR-FPGA电路的具体方法,具有一定的实用价值.论文所做的工作主要包括:(1)BCH编译码电路的设计——求取实验用BCH码的生成多项式和校验多项式及其相应的矩阵并构造实验用BCH码;(2)建立基于可重构FPGA的基核——构造具有可重构特性的硬件功能单元,以此作为可重构BCH码电路的设计基础;(3)构造实现可重构BCH纠错码电路的方法——建立可重构纠错码硬件电路算法并进行实验验证;(4)在可重构纠错码电路基础上,构造进化硬件控制功能块的结构,完成各进化RLA控制模块的验证和实现.课题是将可重构BCH码的编译码电路的实现作为一类ASR-FPGA的研究目标,主要成果是根据可编程逻辑电路的特点,选择一种可编程树的电路模型,并将它作为可重构FPGA电路的基核T;通过对循环BCH纠错码的构造原理和电路结构的研究,将基核模型扩展为能满足纠错码电路需要的纠错码基本功能单元T;以T作为再划分的基本单元,对FPGA进行"格式化",使T规则排列在FPGA上,通过对T的控制端的不同配置来实现纠错码的各个功能单元;在可重构基核的基础上提出了纠错码重构电路的嵌套式GA理论模型,将嵌套式GA的染色体串作为进化硬件描述语言,通过转换为相应的VHDL语言描述以实现硬件电路;采用RLA模型的有限状态机FSM方式实现了可重构纠错码电路的EHW的各个控制功能块.在实验方面,利用Xilinx FPGA开发系统中的VHDL语言和电路图相结合的设计方法建立了循环纠错码基核单元的可重构模型,进行循环纠错BCH码的电路和功能仿真,在Xilinx公司的Virtex600E芯片进行了FPGA实现.课题在研究模型上选取的是比较基本的BCH纠错码电路,立足于解决基于可重构FPGA核的设计的基本问题.课题的研究成果及其总结的一套ASR-FPGA进化硬件电路的设计方法对实际的进化硬件设计具有一定的实际指导意义,提出的基于专用类基核FPGA电路结构的研究方法为新型进化硬件的器件结构的设计也可提供一种借鉴.

    标签: FPGA 可重构 通讯 纠错

    上传时间: 2013-07-01

    上传用户:myworkpost

  • 基于FPGA的可编程m序列发生器的实现

    · 摘要:  本文研究了由线性反馈移位寄存器(Linear Feedback Shift Registers,LFSR)生成m序列的原理,并对LFSR电路结构作了改进,利用基于现代DSP技术的DSP Builder软件,设计了一种周期、相位可调的m序列发生器.经调试与仿真,结果表明该方法硬件结构简单、开发周期短,为系统设计或测试带来很大的便利.  

    标签: FPGA 可编程 发生器 序列

    上传时间: 2013-07-18

    上传用户:fuzhoulinzexu

  • 影响电力系统电压稳定性的因素分析

    本文主要介绍在电力系统中, 对电压稳定性的影响因素。首先分析了电压稳定性遭受破坏的机理, 按照系统中影响电压稳定性的设备( 同步电机、变压器、新型无功补偿器、并联电容器以及负荷等) 分别进行了分析。

    标签: 电力系统 电压稳定性

    上传时间: 2013-11-09

    上传用户:lmq0059

  • 纯滞后环对数字电源环路影响的研究

    研究了滞后环对数字电源的影响和滞后环的等效简化模型,给出了基于Matlab数字电源补偿器的设计步骤。仿真和实验表明,通过该方法设计的数字电源环路稳定性得到了有效保证。

    标签: 对数 电源环路

    上传时间: 2014-04-15

    上传用户:dvfeng

  • STATCOM并联技术的研究

    分析了静止同步补偿器(Static Synchronous Compensator, STATCOM)的系统结构和工作原理,采用基于调节控制角δ的单变量间接电流控制策略,以PSIM软件为工具建立了STATCOM的仿真模型。在此基础上,分析了多台STATCOM并联运行的控制方法,并选择分散控制方法对2台STATCOM并联进行了仿真分析。仿真实验结果表明STATCOM并联运行可以有效提高无功补偿容量,补偿效果良好。

    标签: STATCOM 并联技术

    上传时间: 2014-12-29

    上传用户:assef