PLC程序根据定义的通信协议(即 PLC接收信息 帧的格式和定义 )识别其信息 内容。通过PC 的 COM1与S7-200 PLC的 RS一232端口的串行硬件连接,然后通过对 S7—200系列 PLC进行通信编程 ,就可实现与上位机通信 。
上传时间: 2016-07-28
上传用户:tyler
用485实现单片机之间的串行通信。 主机部分发送从机地址,等待从机响应,从机准备好就发数据,发完就接收从机的响应,接受成功就跳出循环,否则重发 系统时钟为11.059MHZ时,设定串口波特率为9600bit/s串口接收中断允许,发送中断禁止,设定定时器中断允许
上传时间: 2016-08-21
上传用户:佳期如梦
樣板 B 樹 ( B - tree ) 規則 : (1) 每個節點內元素個數在 [MIN,2*MIN] 之間, 但根節點元素個數為 [1,2*MIN] (2) 節點內元素由小排到大, 元素不重複 (3) 每個節點內的指標個數為元素個數加一 (4) 第 i 個指標所指向的子節點內的所有元素值皆小於父節點的第 i 個元素 (5) B 樹內的所有末端節點深度一樣
上传时间: 2017-05-14
上传用户:日光微澜
基于8051制作的无线方式集中控制其电源开关的管理系统。采用AT89C2051单片机作为下位机的主控芯片,主要用于数据识别和开关控制。采用无线方式传输控制信号,在多个控制台同时发射信号时,接收依然可靠地接收到信号。
上传时间: 2013-12-19
上传用户:daguda
无线发射与接收芯片ia4221的中文资料
上传时间: 2013-04-15
上传用户:eeworm
智能超声波洁牙机的设计
上传时间: 2013-04-15
上传用户:eeworm
专辑类-超声-红外-激光-无线-通讯相关专辑-183册-1.48G 智能超声波洁牙机的设计-6页-0.4M.pdf
上传时间: 2013-07-02
上传用户:huangzchytems
专辑类-超声-红外-激光-无线-通讯相关专辑-183册-1.48G 无线发射与接收芯片ia4221的中文资料-38页-2.9M.pdf
上传时间: 2013-06-21
上传用户:程婴sky
随着焊接技术、控制技术以及计算机信息技术的发展,对于数字化焊机系统的研究已经成为热点,本文开展了对数字化IGBT逆变焊机控制系统的研究工作,设计了数字化逆变焊机的主电路和控制系统的硬件部分。 本文首先介绍了“数字化焊机”的概念,分析了数字化焊机较传统的焊机的优势,然后结合当前数字化焊机的国内外发展形势,针对数字信号处理技术的特点,阐明了进行本课题研究的必要性和研究内容。文章随后列出了整个数字化逆变焊机的设计思路和方案,简要介绍了数字信号处理器(DSP-Digital SignalProcessing)的特点,较为详细地解释了以DSP为核心的控制系统设计过程。根据弧焊电源控制的要求,选择了控制器的DSP型号。 逆变焊机的主电路采用输出功率较大的IGBT全桥式逆变结构(逆变频率20KHz),由输入整流滤波电路、逆变电路、中频变压器、输出整流电路和输出直流电抗器组成。文中简略介绍了主电路的设计要点及元件的选型和参数的计算,并对所设计的主电路进行了Matlab计算机仿真研究。 在控制系统的设计中,采用TI(美国德州仪器)公司的DSP(TMS320LF2407)芯片作为CPU,由于其速度快(40MHz)、精度高(16bits)等特点,为弧焊逆变器控制系统真正实现数字化提供了条件。在DSP最小系统、电压电流采样调理模块、保护模块、键盘与显示模块等主要模块的作用下对整个焊接电源进行了实时的闭环控制与焊接过程的实时监控。控制电路采用脉宽调制方式(PWM)进行输出控制,即:控制IGBT的导通时间来实现焊机输出功率与输出特性的控制。设计了专门的“分频电路”,DSP输出的控制脉冲经过“分频电路”分成两路后,再经IGBT专用驱动模块M57959L,进行功率放大后,触发IGBT。DSP对输出电流和电弧电压进行实时采样,采用离散的PI控制算法计算后,输出相应的控制量来实时调节IGBT驱动脉冲的脉宽,进而调制输出电流,达到控制焊机输出的目的。 经过实验,得到了相应的输出电压电流波形、PWM波形和IGBT门极驱动的实验波形,该控制系统基本符合逆变焊机的工作要求。 最后,在对本文做简要总结的基础上,对于本逆变焊机的进一步完善工作提出了建议,为数字化焊机控制系统今后更加深入的研究奠定了良好的基础。
上传时间: 2013-08-01
上传用户:x4587
软件无线电(Software Defined Radio)是无线通信系统收发信机的发展方向,它使得通信系统的设计者可以将主要精力集中到收发机的数字处理上,而不必过多关注电路实现。在进行数字处理时,常用的方案包括现场可编程门阵列(FPGA)、数字信号处理器(DSP)和专用集成电路(ASIC)。FPGA以其相对较低的功耗和相对较低廉的成本,成为许多通信系统的首先方案。正是在这样的前提下,本课题结合软件无线电技术,研究并实现基于FPGA的数字收发信机。 @@ 本论文主要研究了发射机和接收机的结构和相关的硬件实现问题。首先,从理论上对发射机和接收机结构进行研究,找到收发信机设计中关键问题。其次,在理论上有深刻认识的基础上,以FPGA为手段,将反馈控制算法、反馈补偿算法和前馈补偿算法落实到硬件电路上。同步一直是数字通信系统中的关键问题,它也是本文的研究重点。本文在研究了已有各种同步方法的基础上,设计了一种新的同步方法和相应的接收机结构,并以硬件电路将其实现。最后,针对所设计的硬件系统,本文还进行了充分的硬件系统测试。硬件测试的各项数据结果表明系统设计方案是可行的,基本实现了数字中频收发机系统的设计要求。 @@ 本文中发射机系统是以Altera公司EP2C70F672C6为硬件平台,接收机系统以Altera公司EP2S180F1020C3为硬件平台。收发系统均是在Ouartus Ⅱ 8.0环境下,通过编写Verilog HDL代码和调用Altera IP core加以实现。在将设计方案落实到硬件电路实现之前,各种算法均使用MATLAB进行原理仿真,并在MATLAB仿真得到正确结果的基础上,使用Quartus Ⅱ 8.0中的功能仿真工具和时序仿真工具进行了前仿真和后仿真。所有仿真结果无误后,可下载至硬件平台进行调试,通过Quartus Ⅱ 8.0中集成的SignalTap逻辑分析仪,可以实时观察电路中各点信号的变化情况,并结合示波器和频谱仪,得到硬件测试结果。 @@关键词:SDR;数字收发机;FPGA;载波同步;符号同步
上传时间: 2013-04-24
上传用户:diaorunze