何谓单片机 一台能够工作的计算机要有这样几个部份构成:CPU(进行运算、控制)、RAM(数据存储)、ROM(程序存储)、输入/输出设备(例如:串行口、并行输出口等)。在个人计算机上这些部份被分成若干块芯片,安装一个称之为主板的印刷线路板上。而在单片机中,这些部份,全部被做到一块集成电路芯片中了,所以就称为单片(单芯片)机,而且有一些单片机中除了上述部份外,还集成了其它部份如A/D,D/A等。 天!PC中的CPU一块就要卖几千块钱,这么多东西做在一起,还不得买个天价!再说这块芯片也得非常大了。 不,价格并不高,从几元人民币到几十元人民币,体积也不大,一般用40脚封装,当然功能多一些单片机也有引脚比较多的,如68引脚,功能少的只有10多个或20多个引脚,有的甚至只8只引脚。为什么会这样呢? 功能有强弱,打个比方,市场上面有的组合音响一套才卖几百块钱,可是有的一台功放机就要卖好几千。另外这种芯片的生产量很大,技术也很成熟,51系列的单片机已经做了十几年,所以价格就低了。 既然如此,单片机的功能肯定不强,干吗要学它呢? 话不能这样说,实际工作中并不是任何需要计算机的场合都要求计算机有很高的性能,一个控制电冰箱温度的计算机难道要用PIII?应用的关键是看是否够用,是否有很好的性能价格比。所以8051出来十多年,依然没有被淘汰,还在不断的发展中
标签: 51单片机
上传时间: 2021-12-04
上传用户:
常用电源类通讯类ST单片机芯片集成库原理图库PCB库AD封装库器件库2D3D库+器件手册合集,已在项目中使用,可以作为你的设计参考。SV text has been written to file : 74系列芯片.csv74HC04 6通道单输入输出反相器74HC138 3线到8线路解码器SN74HCT138 3线到8线路解码器74HC175 四D型触发器的复位触发器74HC573 八路三态同相透明锁存器SN74HCT573 八路三态同相透明锁存器74HC595 8位串行输入/8位串行或并行输出 存储状态寄存器74LS00 四2输入与非门74LS01 四2输入与非门74LS04 十六进制逆变器74LS08 四2输入与门74LS10 三3输入与非门74LS148 8线到3线优先编码器74LS192 双时钟方式的十进制可逆计数器74LS20 双4输入与非门74LS32 四2输入或门74LS74 双路D类上升沿触发器74LS74X2 双路D类上升沿触发器CSV text has been written to file : STM32系列.csvLibrary Component Count : 5Name Description----------------------------------------------------------------------------------------------------STM32F103C8T6 STM32F103RCT6 STM32F103RET6STM32F103VBT6 STM32F103ZET-AMS1117 三端稳压芯片AOZ1036 LM2576-12 DC降压芯片LM2576-3.3 DC降压芯片LM2576-5.0 DC降压芯片LM2576-ADJ DC降压芯片LM2577-ADJ DC升压芯片LM2596-12 DC降压芯片LM2596-3.3 DC降压芯片LM2596-5.0 DC降压芯片LM2596-ADJLM317 可调线性稳压芯片LM7805 MC34063 REF196 3V3基准电压源REF5040 高精度电压基准SX1308 可调升压芯片TL431_DIP 可调基准稳压芯片TL431_SMD 可调基准稳压芯片TL494 电源管理ICTP4056TPS5430 TPS54331CC2530CH340G DM9000A DM9000CEP DP83848I 网络芯片DS1302 ENC28J60 以太网控制芯片FT232RL
上传时间: 2022-03-03
上传用户:
PCF8591 8位A/D和D/A转换1、特性:单电源供电。工作电压: 2.5 V ~ 6V。待机电流低。I2C 总线串行输入/输出。通过3 个硬件地址引脚编址。采样速率取决于I2C 总线速度。4个模拟输入可编程为单端或差分输入。自动增量通道选择。模拟电压范围: VSS~VDD。片上跟踪与保持电路。8 位逐次逼近式A/D 转换。带一个模拟输出的乘法DAC。2、应用:闭环控制系统。用于远程数据采集的低功耗转换器。电池供电设备。在汽车、音响和TV 应用方面的模拟数据采集。3、概述:PCF8591 是单片、单电源低功耗8 位CMOS 数据采集器件, 具有4 个模拟输入、一个输出和一个串行I2C 总线接口。3 个地址引脚A0、A1 和A2 用于编程硬件地址,允许将最多8 个器件连接至I2C总线而不需要额外硬件。器件的地址、控制和数据通过两线双向I2C 总线传输。器件功能包括多路复用模拟输入、片上跟踪和保持功能、8 位模数转换和8 位数模拟转换。最大转换速率取决于I2C 总线的最高速率。I2C 总线系统中的每一片PCF8591 通过发送有效地址到该器件来激活。该地址包括固定部分和可编程部分。可编程部分必须根据地址引脚A0、A1 和A2 来设置。在I2C 总线协议中地址必须是起始条件后作为第一个字节发送。地址字节的最后一位是用于设置以后数据传输方向的读/写位。(见图4、16、17)
上传时间: 2022-06-17
上传用户:qdxqdxqdxqdx
无桥PFC -2019-10-08 11:34 VIENNA整流器 -2019-10-08 11:34 UC3854 -2019-10-08 11:34 (核心详细设计文件)PFC设计 3.3KW Mathcad -2019-10-08 11:34 (核心)三相维也纳(Vienna)主拓扑原理、控制及仿真 -2019-10-08 11:34 (核心)TI维也纳PFC -2019-10-08 11:34 自己总结有源功率因数校正APFC.pdf 1.6M2019-10-08 11:34 整流电路的PFC.pdf 3.8M2019-10-08 11:34 在线式三相UPS设计与仿真.doc 2.9M2019-10-08 11:34 在电源设计中加入PFC.pdf 677KB2019-10-08 11:34 在PFC整流桥和BOOST电感不能加电解电容.png 92KB2019-10-08 11:34 有源功率因数校正电路中铁氧体磁心电感器的设计.doc 503KB2019-10-08 11:34 有源功率因数校正电路(APFC).pdf 3.3M2019-10-08 11:34 应用于UPS的三相PWM整流技术研究.pdf 957KB2019-10-08 11:34 一种新型无桥BoostPFC电路.pdf 1.9M2019-10-08 11:34 一种实用的BOOST电路_UC3842升压设计.pdf 2.4M2019-10-08 11:34 一个500W单相APFC主电路的设计lc参数.pdf 144KB2019-10-08 11:34 新型PFC变换器的研究及高精度直流电源研制.pdf 3.1M2019-10-08 11:34 谐波、谐波电流、谐波电压三者的意义与区分.pdf 170KB2019-10-08 11:34 相差控制的Boost三电平变换器工作模式分析-谷鑫.pdf 1.5M2019-10-08 11:34 无桥PFC原理图及实例.pdf 940KB2019-10-08 11:34 无桥PFC原理图.pdf 129KB2019-10-08 11:34 无桥BoostPFC技术的研究.pdf 1.4M2019-10-08 11:34 无桥BoostPFC电路的主要参数设计.pdf 1.3M2019-10-08 11:34 无桥Boost-PFC电路的EMI分析.doc 657KB2019-10-08 11:34 数字控制的单周期PFC整流器的设计与分析.pdf 2.6M2019-10-08 11:34 邵革良-高性价比PFC电源设计及其电感技术.pdf 3.8M2019-10-08 11:34 三相整流桥PFC电路拓扑的分析及控制-陈贤明.pdf 1.3M2019-10-08 11:34 三相维也纳 (Vienna) 主拓扑原理、控制及仿真(上).pdf 2.5M2019-10-08 11:34 三相维也纳 (Vienna) 主拓扑原理、控制及仿真 (下).pdf 3.3M2019-10-08 11:34 三相四线制UPS前置PWM整流器研究.pdf 4.5M2019-10-08 11:34 三相逆变器DSP控制技术的研究.pdf 2.5M2019-10-08 11:34 三相电压型PWM整流器及其控制策略研究.pdf 2.5M2019-10-08 11:34 三相电压型PWM整流技术的研究.pdf 3.2M2019-10-08 11:34 三相变流器作为PFC和APF时的主电路参数选择方法的研究.pdf 1.6M2019-10-08 11:34 三相PWM大功率整流控制系统的研究.pdf 1.6M2019-10-08 11:34 三类高频链AC_AC变换器比较研究.pdf 1.5M2019-10-08 11:34 三电平BOOST双向变换器.pdf 480KB2019-10-08 11:34 三电平Boost变换器软开关技术的研究-冯海兵.pdf 2.1M2019-10-08 11:34 平均电流控制PFC过零畸变原因分析.pdf 1018KB2019-10-08 11:34 利用交错式_BCM_提高PFC级的效率.pdf 247KB2019-10-08 11:34 金属磁粉芯PFC电感分析和设计.pdf 3.2M2019-10-08 11:34 交流电源系统中的电流谐波产生原因及危害分析.ppt 663KB2019-10-08 11:34 交错式PFC_升压功率级.pdf 541KB2019-10-08 11:34 交错式BCM_PFC控制器建立可变输出电压的升压型PFC转换器.pdf 645KB2019-10-08 11:34 交错并联BoostPFC变换器设计.pdf 1.9M2019-10-08 11:34 交错并联Boost-PFC升压电感研究.pdf 241KB2019-10-08 11:34 基于单周期控制的一种双向开关型无桥PFC研究.pdf 1.2M2019-10-08 11:34 基于单周期控制的三相三开关三电平Boost型P....pdf 3.6M2019-10-08 11:34 基于单周期控制的IR1150S在无桥PFC电路的应用.pdf 1.1M2019-10-08 11:34 基于UCC28070-2KW功率因数校正PFC的应用设计.doc 679KB2019-10-08 11:34 基于UC3854控制的CCM-Boost-PFC变换器设计.pdf 247KB2019-10-08 11:34 基于UC3854的功率因数校正电路设计.pdf 491KB2019-10-08 11:34 基于UC3854的PFC功率因数校正电路设计.pdf 462KB2019-10-08 11:34 基于UC3843的PFC CCM模式Boost变换器设计.pdf 363KB2019-10-08 11:34 基于UC3842控制芯片的Boost变换器的设计.pdf 1001KB2019-10-08 11:34 基于ST L6562的120W PFC线路设计与实现.pdf 471KB2019-10-08 11:34 基于SG3525的直流升压电源的设计与仿真.pdf 1.3M2019-10-08 11:34 基于SG3525的DC_DC直流变换器的研究.pdf 1.4M2019-10-08 11:34 基于SG3525的BOOST变换器设计.pdf 998KB2019-10-08 11:34 基于L6562类芯片的单级PFC变压器设计.pdf 363KB2019-10-08 11:34 基于IR1150的无桥Boost高功率因数整流器的研究.pdf 1.2M2019-10-08 11:34 基于Buck_Boost的AC_AC变换器设计.pdf 1.2M2019-10-08 11:34 基于6561PFC功率因数校正电路.doc 1.3M2019-10-08 11:34 功率因数校正(PFC)功能的实现.pdf 7.9M2019-10-08 11:34 各种电路拓朴的同步整流技术.pdf 6.9M2019-10-08 11:34 高压直流通信电源中高频开关整流模块.pdf 640KB2019-10-08 11:34 改进的三相boost型双管PFC变换电路的研究.pdf 3M2019-10-08 11:34 峰值电流控制的单相BOOSTPFC变换器工作原理分析.pdf 1.1M2019-10-08 11:34 电流滞环法控制BOOST-PFC电路的设计与分析.Stamped.pdf 169KB2019-10-08 11:34 电流谐波.docx 13KB2019-10-08 11:34 电流临界连续时PFC电路分析.pdf 97KB2019-10-08 11:34 低输入电感电流纹波二次型Boost PFC变换器.pdf 384KB2019-10-08 11:34 单周期控制无桥Boost+PFC变换器研究.pdf 11.1M2019-10-08 11:34 单周期控制的双向半桥AC_DC变换器.pdf 1.1M2019-10-08 11:34 单周期控制单相Boost结构有源功率因数校正PFC电路的研究和应用.pdf 1.8M2019-10-08 11:34 单周期控制Boost PFC电路的研究与分析.pdf 2.1M2019-10-08 11:34 单周期控制boost PFC变换器的研究.pdf 1.2M2019-10-08 11:34 单相PFC变换器的电流过零畸变问题研究.pdf 280KB2019-10-08 11:34 单级PFC高频变压器设计及参数计算详解.pdf 405KB2019-10-08 11:34 带PFC的电感箝位移相全桥软开关电路的研究.pdf 14.2M2019-10-08 11:34 采用UC3854的有源功率因数校正电路工作原理与应用.pdf 1.1M2019-10-08 11:34 采用PFC电路抑制彩色显示器谐波电流.pdf 129KB2019-10-08 11:34 采用Boost的PFC电路输出电压纹波分析及输出滤波电容值的确定.Stamped.pdf 90KB2019-10-08 11:34 UPS电感损耗计算方法(PFCBOOST升压电感逆变LC滤波电感).pdf 2.4M2019-10-08 11:34 UPS不间断电源毕业设计.pdf 671KB2019-10-08 11:34 UC3854参数PFC设计.pdf 1.8M2019-10-08 11:34 SG3525在Buck直流变换器中的应用.pdf 1M2019-10-08 11:34 SG3525在BOOST直流变换器中的应用.pdf 859KB2019-10-08 11:34 PWM整流器在UPS系统中的应用研究.pdf 2.6M2019-10-08 11:34 PFC电感设计方法-铁氧体算法-V1.pdf 127KB2019-10-08 11:34 PFC电感计算解析.doc 309KB2019-10-08 11:34 PFC电感计算.doc 115KB2019-10-08 11:34 PFC电感计算(周洁敏).ppt 2M2019-10-08 11:34 PFC电感.pdf 1.4M2019-10-08 11:34 PFC的数字设计总结.pdf 333KB2019-10-08 11:34 PFC+LLC设计的600W开关电源调试全过程以及电源经验讨论.pdf 4.2M2019-10-08 11:34 PFC 回路とAC-DC 変換器.pdf 1.5M2019-10-08 11:34 P PFC基于移相全桥PWM变换器的开关电源设计 中南.pdf 2.9M2019-10-08 11:34 P 6KW+PFC电路的研究与设计 北工大.pdf 1.7M2019-10-08 11:34
上传时间: 2013-04-15
上传用户:eeworm
近年来,近距离无线传输技术是发展最快、最引入注目的技术,而ZigBee恰恰是填补了低速率无线通信技术的空缺,与其他标准在应用上相得益彰。它专注于近距离传输,成本低、同时入门槛也低,虽然其出现较晚,但目前已经得到人们越来越多的关注,成为无线技术研究的一个新热点。 本文在详细分析了传统的抄表方式和无线抄表系统的发展状况以及相关的无线数据传输技术的基础上,提出了基于ZigBee技术的无线抄表系统的方案。论文在研究ZigBee组网技术的基础上,设计了基于ZigBee开发平台的无线嵌入式抄表系统,编写了相应的软件,完成了相应的调试和分析,并进行了系统的可靠性、实时性和安全性等问题分析。为了减少系统由于节点路由而造成的功耗损耗过大的问题,本文在组网应用过程中采用Tree+AODVjr的路由算法,从而保持系统能够保持较小功耗的情况下进行数据的多跳路由,同时以ARM S3C2410为核心实现了基站设计,实现小区电表数据的集中采集,并通过GPRS/GSM模块实现基站和抄表中心的数据传输和实时控制,在此基础上,对抄表系统软件也进行了相应的设计。 通过单点对单点、星形网络数据传输实验,取得了相应的实验数据,对于协议的特点、系统可靠性和功耗情况有了整体把握,为今后ZigBee技术的进一步研究和应用打下了坚实基础。 实验结果显示,本文提出的方案切实可行,并且采用ZigBee技术具有节约资源、操作方便、可靠性高而且易于管理等特点,基站和系统利用较为成熟的GPRS/GSM网络技术进行通讯,既满足了实时性要求,又降低了成本。
上传时间: 2013-06-27
上传用户:kjgkadjg
ASIC对产品成本和灵活性有一定的要求.基于MCU方式的ASIC具有较高的灵活性和较低的成本,然而抗干扰性和可靠性相对较低,运算速度也受到限制.常规ASIC的硬件具有速度优势和较高的可靠性及抗干扰能力,然而不是灵活性较差,就是成本较高.与传统硬件(CHW)相比,具有一定可配置特性的场可编程门阵列(FPGA)的出现,使建立在可再配置硬件基础上的进化硬件(EHW)成为智能硬件电路设计的一种新方法.作为进化算法和可编程器件技术相结合的产物,可重构FPGA的研究属于EHW的研究范畴,是研究EHW的一种具体的实现方法.论文认为面向分类的专用类可重构FPGA(ASR-FPGA)的研究,可使可重构电路粒度划分的针对性更强、设计更易实现.论文研究的可重构FPGA的BCH通讯纠错码进化电路是一类ASR-FPGA电路的具体方法,具有一定的实用价值.论文所做的工作主要包括:(1)BCH编译码电路的设计——求取实验用BCH码的生成多项式和校验多项式及其相应的矩阵并构造实验用BCH码;(2)建立基于可重构FPGA的基核——构造具有可重构特性的硬件功能单元,以此作为可重构BCH码电路的设计基础;(3)构造实现可重构BCH纠错码电路的方法——建立可重构纠错码硬件电路算法并进行实验验证;(4)在可重构纠错码电路基础上,构造进化硬件控制功能块的结构,完成各进化RLA控制模块的验证和实现.课题是将可重构BCH码的编译码电路的实现作为一类ASR-FPGA的研究目标,主要成果是根据可编程逻辑电路的特点,选择一种可编程树的电路模型,并将它作为可重构FPGA电路的基核T;通过对循环BCH纠错码的构造原理和电路结构的研究,将基核模型扩展为能满足纠错码电路需要的纠错码基本功能单元T;以T作为再划分的基本单元,对FPGA进行"格式化",使T规则排列在FPGA上,通过对T的控制端的不同配置来实现纠错码的各个功能单元;在可重构基核的基础上提出了纠错码重构电路的嵌套式GA理论模型,将嵌套式GA的染色体串作为进化硬件描述语言,通过转换为相应的VHDL语言描述以实现硬件电路;采用RLA模型的有限状态机FSM方式实现了可重构纠错码电路的EHW的各个控制功能块.在实验方面,利用Xilinx FPGA开发系统中的VHDL语言和电路图相结合的设计方法建立了循环纠错码基核单元的可重构模型,进行循环纠错BCH码的电路和功能仿真,在Xilinx公司的Virtex600E芯片进行了FPGA实现.课题在研究模型上选取的是比较基本的BCH纠错码电路,立足于解决基于可重构FPGA核的设计的基本问题.课题的研究成果及其总结的一套ASR-FPGA进化硬件电路的设计方法对实际的进化硬件设计具有一定的实际指导意义,提出的基于专用类基核FPGA电路结构的研究方法为新型进化硬件的器件结构的设计也可提供一种借鉴.
上传时间: 2013-07-01
上传用户:myworkpost
现场可编程门阵列(FPGA)是一种可实现多层次逻辑器件。基于SRAM的FPGA结构由逻辑单元阵列来实现所需要的逻辑函数。FPGA中,互连线资源是预先定制的,这些资源是由各种长度的可分割金属线,缓冲器和.MOS管实现的,所以相对于ASIC中互连线所占用的面积更大。为了节省芯片面积,一般都采用单个MOS晶体管来连接逻辑资源。MOS晶体管的导通电阻可以达到千欧量级,可分割金属线段的电阻相对于MOS管来说是可以忽略的,然而它和地之间的电容达到了0.1pf[1]。为了评估FPGA的性能,用HSPICE仿真模型虽可以获得非常精确的结果,但是基于此模型需要花费太多的时间。这在基于时序驱动的工艺映射和布局布线以及静态时序分析中都是不可行的。于是,非常迫切地需要一种快速而精确的模型。 FPGA中连接盒、开关盒都是由MOS管组成的。FPGA中的时延很大部分取决于互连,而MOS传输晶体管在互连中又占了很大的比重。所以对于MOS管的建模对FPGA时延估算有很大的影响意义。对于MOS管,Muhammad[15]采用导通电阻来代替MOS管,然后用。Elmore[3]时延和Rubinstein[4]时延模型估算互连时延。Elmore时延用电路的一阶矩来近似信号到达最大值50%时的时延,而Rubinstein也是通过计算电路的一阶矩估算时延的上下边界来估算电路的时延,然而他们都是用来计算RC互连时延。传输管是非线性器件,所以没有一个固定的电阻,这就造成了Elmore时延和Rubinstein时延模型的过于近似的估算,对整体评估FPGA的性能带来负面因素。 本论文提出快速而精确的现场可编程门阵列FPGA中的互连资源MOS传输管时延模型。首先从阶跃信号推导出适合50%时延的等效电阻模型,然后在斜坡输入的时候,给出斜坡输入时的时延模型,并且给出等效电容的计算方法。结果验证了我们精确的时延模型在时间上的开销少的性能。 在岛型FPGA中,单个传输管能够被用来作为互连线和互连线之间的连接,或者互连线和管脚之间的连接,如VPR把互连线和管脚作为布线资源,管脚只能单独作为输入或者输出管脚,以致于它们不是一个线网的起点就是线网的终点。而这恰恰忽略了管脚实际在物理上可以作为互连线来使用的情况(VPR认为dogleg现象本身对性能提高不多)。本论文通过对dogleg现象进行了探索,并验证了在使用SUBSET开关盒的情况下,dogleg能提高FPGA的布通率。
上传时间: 2013-07-24
上传用户:yezhihao
摘要:近年来随着计算机在社会领域的渗透,单片机的应用正在不断地走向深入,同时带动传统控制检测日新月益更新。在实时检测和自动控制的单片机应用系统中,单片机往往是作为一个核心部件来使用,仅单片机方面知识是不够的,还应根据具体硬件结构,以及针对具体应用对象特点的软件结合,以作完善。模拟多通道压力系统是利用压力传感器采集当前压力并反映在显示器上,它可以分析压力过量程,并发出报警。并采用电子秤原理可根据输入单价准确的计算出物体的金额。本篇论文讨论了简单的倒计时器的设计与制作,对于倒计时器中的四位LED数码显示器来说,我为了简化线路、降低成本,采用以软件为主的接口方法,即不使用专门的硬件译码器,而采用软件程序进行译码。关键词:单片机;AT89S51;LED数码管显示器;keilC51;倒计时器;三极管C8850
上传时间: 2013-11-13
上传用户:zhtzht
什么是JTAG 到底什么是JTAG呢? JTAG(Joint Test Action Group)联合测试行动小组)是一种国际标准测试协议(IEEE 1149.1兼容),主要用于芯片内部测试。现在多数的高级器件都支持JTAG协议,如DSP、FPGA器件等。标准的JTAG接口是4线:TMS、 TCK、TDI、TDO,分别为模式选择、时钟、数据输入和数据输出线。 JTAG最初是用来对芯片进行测试的,基本原理是在器件内部定义一个TAP(Test Access Port�测试访问口)通过专用的JTAG测试工具对进行内部节点进行测试。JTAG测试允许多个器件通过JTAG接口串联在一起,形成一个JTAG链,能实现对各个器件分别测试。现在,JTAG接口还常用于实现ISP(In-System rogrammable�在线编程),对FLASH等器件进行编程。 JTAG编程方式是在线编程,传统生产流程中先对芯片进行预编程现再装到板上因此而改变,简化的流程为先固定器件到电路板上,再用JTAG编程,从而大大加快工程进度。JTAG接口可对PSD芯片内部的所有部件进行编程 JTAG的一些说明 通常所说的JTAG大致分两类,一类用于测试芯片的电气特性,检测芯片是否有问题;一类用于Debug;一般支持JTAG的CPU内都包含了这两个模块。 一个含有JTAG Debug接口模块的CPU,只要时钟正常,就可以通过JTAG接口访问CPU的内部寄存器和挂在CPU总线上的设备,如FLASH,RAM,SOC(比如4510B,44Box,AT91M系列)内置模块的寄存器,象UART,Timers,GPIO等等的寄存器。 上面说的只是JTAG接口所具备的能力,要使用这些功能,还需要软件的配合,具体实现的功能则由具体的软件决定。 例如下载程序到RAM功能。了解SOC的都知道,要使用外接的RAM,需要参照SOC DataSheet的寄存器说明,设置RAM的基地址,总线宽度,访问速度等等。有的SOC则还需要Remap,才能正常工作。运行Firmware时,这些设置由Firmware的初始化程序完成。但如果使用JTAG接口,相关的寄存器可能还处在上电值,甚至时错误值,RAM不能正常工作,所以下载必然要失败。要正常使用,先要想办法设置RAM。在ADW中,可以在Console窗口通过Let 命令设置,在AXD中可以在Console窗口通过Set命令设置。
上传时间: 2013-10-23
上传用户:aeiouetla
所谓光猫,是泛指将光以太信号转换成其它协议信号的收发设备。光猫也称为单 端口光端机, 是针对特殊用户环境而设计的产品, 它利用一对光纤进行单 E1或单 V.35 或单10BaseT 点到点式的光传输终端设备。该设备作为本地网的中继传输设备,适用 于基站的光纤终端传输设备以及租用线路设备。 而对于多口的光端机一般会直称作“光 端机”, 对单端口光端机一般使用于用户端, 工作类似常用的广域网专线(电路)联网用 的基带 MODEM,和有称作“光 MODEM”、“光猫”、“光调制解调器”。
上传时间: 2013-11-21
上传用户:ming52900