eeworm.com VIP专区 单片机源码系列 24资源包含以下内容:1. AVR教程(4):AVRStudio仿真调试快速入门.doc2. 51单片机教程.pdf3. 单片机预备知识.zip4. 整板测试源程序.rar5. winvar/GCC教程.pdf6. Vista_win驱动程序安装说明.pdf7. AVR单片机设计入门教程.rar8. keil_C语言与汇编语言的混合编程方法.pdf9. LED16×32点阵设计报告论文.doc10. 单片机精华学习包.zip11. 单片机各系统子程序.doc12. 【MSP430LaunchPad设计心得】+USB多功能无线遥控器.pdf13. 简易电子时钟.pdf14. 单片机知识点.doc15. 51单片机程序C和汇编.rar16. Keil_lic-v3.2 注册机.exe17. mini80下载M16,M32的示意.rar18. 基于单片机的篮球赛计时计分器.doc19. US100使用说明_超声波的避障的详细原理.pdf20. 用dsPIC30F2010控制无传感器BLDC电机.pdf21. C51单片机指令集大全.doc22. 基于51单片机的键盘无线通信控制小车.rar23. 基于EPM7128S数字时钟设计原理图.doc24. 自动往返智能小车.rar25. 红外线发射与接收源程序.rar26. 数字时钟PCB报告.doc27. MusicEncode.exe28. 基于51单片机的测障测角小车.rar29. 单片机实用小程序.doc30. 仓库温湿度的监测系统.doc31. 火灾自动报警系统设计.doc32. MCS-51单片机温度控制系统.doc33. 电子时钟的设计资料.doc34. 单片机C语言轻松学习.pdf35. 电子设计大赛点阵电子显示屏(A题).doc36. LED摇摇棒制作(包含代码).doc37. 电动智能小车(完整论文).doc38. 51-AVR(二合一)单片机开发板使用手册.pdf39. 单片机控制交通灯.doc40. 单片机Keil C语言入门教程.pdf41. 单片机课程设计__电子密码锁报告.doc42. 单片机C语言编程入门以及keil_uvision使用方法介绍详讲.pdf43. 单片机课程设计_串行通信发射机.doc44. 51单片机经典入门教程.pdf45. 8位数码管显示动态显示电路图及程序.zip46. 计时秒表程序.zip47. led电子时钟设计.zip48. HOT-51开发板电路图.pdf49. 基于modbus_RTU模式15入15出继电器工控板带掉电存储.doc50. 基于自适应并行结构的多模态生物特征识别.zip51. 单片机解码电路与程序.zip52. C51学习教程完整版.pdf53. 基于单片机的LED汉字显示屏的设计.zip54. AVR学习资料整理.doc55. protues仿真银行取款机系统.rar56. 基于STC单片机的排队管理系统的设计.zip57. 超简单msp430 launch pad数控稳压源方案.doc58. AVR系列单片机C语言编程与应用实例.pdf59. DB-51 Ver2.1开发板原理图.pdf60. 基于msp430的自行车码表制作.doc61. 用74hc595驱动的跑马灯(含原理图与程序).zip62. Keil3_Full程序.rar63. STM8单片机入门.pdf64. 51单片机_音乐_天空之城_C语言.doc65. msp430应用技术资料.pdf66. IAR入门_单片机入门学习.pdf67. 铂电阻测温系统温度补偿方法.pdf68. 深入玩转学习stm32-中级篇.pdf69. 深入浅出AVR单片机(珍藏版).pdf70. 一个嵌入式工程师stm32开发日记.pdf71. DSP2812最小系统.pdf72. 单片机电路设计经验.pdf73. AT89C51单片机硬件结构.ppt74. 基于单片机MSP430的蓄电池监测仪.pdf75. 单片机总结学习宝典.pdf76. C51单片机-汇编自学教程.pdf77. AVR_fighter.exe78. 2012新规则下电磁组设计方案(最终版本).pdf79. AVR c语言程序设计.zip80. 单片机12864贪吃蛇程序.rar81. 智能车安装程序及教程.rar82. 超声波倒车测距语音小车技术资料.pdf83. HL-1 V6.5单片机开发板原理图.pdf84. 51单片机与PC机通信.doc85. 基于单片机家用防盗报警系统设计.doc86. proteus电子钟(带闹钟数码管显示).rar87. 基于单片机控制自动光控窗帘.doc88. 51-AVR(二合一)单片机开发板电路图.pdf89. 喇叭演奏消防车的报警声音.rar90. 单片机与仿真.exe91. MSP430定时器A应用范例.pdf92. 编写快速的MATLAB代码.pdf93. 如何在keil中生成hex文件.doc94. 飞思卡尔智能车电磁组参考方案-最新版.pdf95. 基于单片机的数字温度计毕业论文设计.doc96. LPC1700系列Cortex-M3_ZLG周立功介绍spi.pdf97. DS18B20 C语言编程.doc98. LM7905中文资料.doc99. MCS-51单片机应用设计PDF电子书.pdf100. 测控单片机.zip
上传时间: 2013-04-15
上传用户:eeworm
卫星导航定位系统可以为公路、铁路、空中和海上的交通运输工具提供导航定位服务。它能够军民两用,战略作用与商业利益并举。只要持有便携式接收机,则无论身处陆地、海上还是空中,都能收到卫星发出的特定信号。接收机选取至少四颗卫星发出的信号进行分析,就能确定接收机持有者的位置。 GPS导航定位接收机的理论基础即是扩频通信理论,扩频通信技术与常规的通信技术相比,具有低截获率,强抗噪声,抗干扰性,具有信息隐蔽和多址通信等特点,目前己从军事领域向民用领域迅速发展,成为进入信息时代的高新技术通信传输方式之一。扩频通信技术中,最常见的是直接序列扩频通信(DSSS)系统,本文所研究的就是这一类系统。 目前在卫星信号的捕获上一般使用两种方法:顺序捕获方法(时域法,基于大规模并行相关器)和并行捕获方法(频域法,基于FFT)。本文在第二章分别分析了现有顺序捕获和并行捕获技术的原理,并给出了它们的优缺点。 本文第三章对长码的直接捕获进行了深入的研究,基于对国内外相关文献中长码直捕方法的分析与对比,并且结合在实际过程中硬件资源需求的考虑,应用了基于分段补零循环相关和FFT搜索频偏的直捕方法。此方法大大减少了计算量,加快了信号捕获的速度。本方法利用FFT实现接收信号与本地长码的并行相关,同时完成频偏的搜索,将传统的二维搜索转换为并行的一维搜索,从而能快速实现长码捕获。 GPS信号十分微弱,灵敏度低,在战场环境下,GPS接收机会面临各种人为的干扰。如何从复杂的干扰信号中实现对GPS信号的捕获,即抗干扰技术的研究,是GPS也是本文研究一个的方面。第四章即研究了GPS接收机干扰抑制算法,在强干扰环境下,需要借助信号处理技术在不增加信号带宽的条件下提高系统的抗干扰能力,以保证后续捕获跟踪模块有充足的处理增益。 本文在第五章给出了GPS接收机长码捕获以及干扰抑制的FPGA实现方案,并对各主要子模块进行了详细地分析。基本型接收机中长码捕获采用频域方法,选用Altera StratixⅡ EP2S180芯片实现;抗干扰型接收机中选用Xilinx xc4vlx100芯片。实现了各模块的单独测试和整个系统的联调,通过联调验证,本文提出的长码直接捕获方法正确、可行。 本文提出的长码直捕方法可以在不需要C/A码辅助捕获下完成对长码的直接捕获,可以应用于GPS接收机,监测站接收机的同步等,对我国自主研发导航定位接收机也有重大的现实及经济意义。
上传时间: 2013-06-18
上传用户:wang5829
针对现代中低压电网电能质量的监测及谐波治理的需要,论文综合运用嵌入式技术、现代信号处理技术、虚拟仪器技术设计了一种新型低功耗、集成化的电网参数监测仪。此系统实现了对三相电网相/线电压、电流、有功功率、无功功率、视在功率、电网频率、功率因数以及三相电压、电流的31次以内谐波的实时监测。 论文分析了基于微处理器的电力系统基本参数的测量原理;对被测信号的交流参量通过抽样方法获得,由多点的抽样数据统计得到的结果可以减小随机误差的影响;基于DFT和FFT的谐波测量原理,将FFT应用于谐波分析获得信号的频域参数;针对谐波测量中的混叠误差设计了二阶抗混叠滤波器;分析了非同步采样和对非时限信号的截断造成的频谱泄露和栅栏效应及其对谐波测量精度的影响。讨论了常用的几种窗函数对频谱泄漏的抑制作用,在此基础上选择加海明窗对采样信号进行处理;针对DDS具有高精度频率合成的特点,将其应用到电网信号的采样上,提高了采样的同步性,使得测量精度满足了系统的要求。上述方法需要大量快速的迭代运算,系统微处理器选用了32位ARM芯片LPC2132,提高了系统的数据处理能力和实时性。系统供电电源采用了开关电源、减小了体积,提高了效率;完成了下位机数据采集部分、二阶抗混叠滤波器、测频电路及通信模块电路的设计;最后介绍了软件设计部分,主要包含了数据采集的实现过程,FFT程序的设计,给出了各部分程序的流程图;系统上位机软件设计了电网数据处理程序,该软件以LabWindows/CVI6.0为开发平台,利用CVI丰富的库函数,完成对数据的处理、显示和记录等工作,并采用双线程运行模式,在数据采集和处理的同时完成了显示、命令的发送和运行曲线等功能。 按上述方案设计的样机经过三次电路制作与软件调试,主要技术参数达到了设计要求,通过了实验室测试,目前正在电力系统谐波治理系统中进行工业实验。
上传时间: 2013-04-24
上传用户:我好难过
洗衣机液位传感器是模糊洗衣机和全自动洗衣机重要零部件,负责控制洗衣机的水位。洗衣机水位的精确控制对洗衣机在节水、节能和减少洗涤时间方面起到重要作用。 洗衣机液位传感器出厂时需要调整传感器的调整螺母,使传感器的输出满足设计要求,传感器的调整精度和调整速度直接关系到传感器的生产质量和生产效率。 液位传感器生产厂家对传感器的调整的传统方法为人工升压、人工调整。人工调整一次只能调整一个,生产效率极低;调整过程中含有较多人为因素,调整方法因人而异,很难对调整精度进行有效管理;不能记录并反馈批次传感器的质量情况,较难实现对传感器生产质量的监控;工人的培养周期较长、培养成本高。 为此开发一套液位传感器自动检验调整系统。该系统以PC机作为核心的上位机和16个以ARM为核心的下位机,上位机负责协调整个系统工作、气室气压控制、记录和处理调整数据。下位机是一个测控系统,负责对传感器测量和调整。上位机与下位机通过CAN总线通信。 论文介绍了液位传感器的原理;介绍了基于PC机的气室气压控制模块的设计并针对系统特点设计了改进PID算法;对于下位机部分,研制了ARM主控模块、测频模块、步进电机控制模块、CAN总线模块并设计了新的测频方法、以及传感器调整算法。最后介绍了系统的自检与调试。 系统一次能调整16个传感器,生产效率大大提高;自动调整排除人工调整的人为因素,调整精度提高;PC机能记录传感器的调整数据,分析批次传感器的质量,从而达到对传感器生产质量的控制。
上传时间: 2013-07-19
上传用户:heart520beat
电力变压器是电力系统的重要设备之一,其安全运行对于保障电力系统的安全可靠运行意义重大。对变压器绕组进行状态检测和故障诊断,及时发现变压器的事故隐患,避免事故的发生,对提高变压器运行的安全可靠性,具有十分重要的意义。 本文分变压器绕组变形检测基础、嵌入式系统设计基础、硬件设计和软件设计四个部分。前两个部分主要介绍基础的背景知识:首先简要介绍了变压器绕组变形的几种测试方法与比较,重点介绍了频响法的诊断原理与模型;然后介绍了嵌入式系统的概念与组成,特别是Linux在ARM上的相关移植。后面的两个部分则在前面的理论基础上分别从硬件和软件介绍了如何实现基于嵌入式系统的变压器绕组变形测试仪:在硬件部分中,利用S3C2410A自带的USB控制器、LCD控制器、SD卡控制器,简化了系统设计,并针对系统需要设计了扫频信号发生器、数据高速采集与缓存等模块;在软件部分中,介绍了ARM基于Linux操作系统的I/O口、USB、LCD驱动的编写,以及相关应用程序的编写包括数据采集部分程序、LCD、串口通讯程序等,同时本文充分考虑了通讯环节可能引起的延迟问题以及提高系统资源利用效率等因素,提出了将系统设计成多进程的思路,并实现之。
上传时间: 2013-04-24
上传用户:fsypc
ASIC对产品成本和灵活性有一定的要求.基于MCU方式的ASIC具有较高的灵活性和较低的成本,然而抗干扰性和可靠性相对较低,运算速度也受到限制.常规ASIC的硬件具有速度优势和较高的可靠性及抗干扰能力,然而不是灵活性较差,就是成本较高.与传统硬件(CHW)相比,具有一定可配置特性的场可编程门阵列(FPGA)的出现,使建立在可再配置硬件基础上的进化硬件(EHW)成为智能硬件电路设计的一种新方法.作为进化算法和可编程器件技术相结合的产物,可重构FPGA的研究属于EHW的研究范畴,是研究EHW的一种具体的实现方法.论文认为面向分类的专用类可重构FPGA(ASR-FPGA)的研究,可使可重构电路粒度划分的针对性更强、设计更易实现.论文研究的可重构FPGA的BCH通讯纠错码进化电路是一类ASR-FPGA电路的具体方法,具有一定的实用价值.论文所做的工作主要包括:(1)BCH编译码电路的设计——求取实验用BCH码的生成多项式和校验多项式及其相应的矩阵并构造实验用BCH码;(2)建立基于可重构FPGA的基核——构造具有可重构特性的硬件功能单元,以此作为可重构BCH码电路的设计基础;(3)构造实现可重构BCH纠错码电路的方法——建立可重构纠错码硬件电路算法并进行实验验证;(4)在可重构纠错码电路基础上,构造进化硬件控制功能块的结构,完成各进化RLA控制模块的验证和实现.课题是将可重构BCH码的编译码电路的实现作为一类ASR-FPGA的研究目标,主要成果是根据可编程逻辑电路的特点,选择一种可编程树的电路模型,并将它作为可重构FPGA电路的基核T;通过对循环BCH纠错码的构造原理和电路结构的研究,将基核模型扩展为能满足纠错码电路需要的纠错码基本功能单元T;以T作为再划分的基本单元,对FPGA进行"格式化",使T规则排列在FPGA上,通过对T的控制端的不同配置来实现纠错码的各个功能单元;在可重构基核的基础上提出了纠错码重构电路的嵌套式GA理论模型,将嵌套式GA的染色体串作为进化硬件描述语言,通过转换为相应的VHDL语言描述以实现硬件电路;采用RLA模型的有限状态机FSM方式实现了可重构纠错码电路的EHW的各个控制功能块.在实验方面,利用Xilinx FPGA开发系统中的VHDL语言和电路图相结合的设计方法建立了循环纠错码基核单元的可重构模型,进行循环纠错BCH码的电路和功能仿真,在Xilinx公司的Virtex600E芯片进行了FPGA实现.课题在研究模型上选取的是比较基本的BCH纠错码电路,立足于解决基于可重构FPGA核的设计的基本问题.课题的研究成果及其总结的一套ASR-FPGA进化硬件电路的设计方法对实际的进化硬件设计具有一定的实际指导意义,提出的基于专用类基核FPGA电路结构的研究方法为新型进化硬件的器件结构的设计也可提供一种借鉴.
上传时间: 2013-07-01
上传用户:myworkpost
主要介绍了等精度频率测量原理,该原理具有在整个测试频段内保持高精度频率\r\n测量的优点 同时在该原理基础上,采用了Verilog HDL语言设计了高速的等精度测频\r\n模块,并且利用EDA开发平台QUARTUS11 3 .0对CPLD芯片进行写人,实现了计数等\r\n主要逻辑功能 还使用C语言设计了该等精度频率计的主控程序以提高测量精度。本设\r\n计实现了对频率变化范围较大的信号进行频率测量,能够满足高速度、高精度的测频要\r\n求。
上传时间: 2013-08-16
上传用户:chenbhdt
本原码是基于Verilog HDL语言的FPGA原程序,主要用于测频率,特点主要是可以更快地测频。实时性更高。
上传时间: 2013-09-01
上传用户:1417818867
特点: 精确度0.1%满刻度 可作各式數學演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A|/ 16 BIT类比输出功能 输入与输出绝缘耐压2仟伏特/1分钟(input/output/power) 宽范围交直流兩用電源設計 尺寸小,穩定性高
上传时间: 2014-12-23
上传用户:ydd3625
特点(FEATURES) 精确度0.1%满刻度 (Accuracy 0.1%F.S.) 可作各式数学演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A| (Math functioA+B/A-B/AxB/A/B/A&B(Hi&Lo)/|A|/etc.....) 16 BIT 类比输出功能(16 bit DAC isolating analog output function) 输入/输出1/输出2绝缘耐压2仟伏特/1分钟(Dielectric strength 2KVac/1min. (input/output1/output2/power)) 宽范围交直流两用电源设计(Wide input range for auxiliary power) 尺寸小,稳定性高(Dimension small and High stability)
上传时间: 2013-11-24
上传用户:541657925