一种基于FPGA 实现的全并行结构FFT 设计方法
一种基于FPGA 实现的全并行结构FFT 设计方法,采用全并行加流水结构, 可在一个时钟节拍内完成32 点FFT 运算的功能, 设计最高运算速度可达11ns...
一种基于FPGA 实现的全并行结构FFT 设计方法,采用全并行加流水结构, 可在一个时钟节拍内完成32 点FFT 运算的功能, 设计最高运算速度可达11ns...
一种基于FPGA实现的FFT结构\\r\\n调从基本元器件开始的计算机硬件系统的设计与实现,大多设置在自动控制系,形成了与应用系统结合的计算机教育。 1966年多处理器平台FPGA 学习目标 (1) ...
对CPLD学习者有帮助,既讲解了硬件的结构,又讲述了VHDL语言的应用...
可以在里面修改协议.主要是cmos---fpga--usb(68013a)中除68013a部分的程序...
基于CPLD的双屏结构液晶控制器的研究与设计作者:黄丽薇.doc...
本文详细分析了COOLRUNNER系列CPLD的结构,特点及功能,使用VHDL语言实现数字逻辑,实现了水下冲击波记录仪电路的数字电路部分....
讲述CPLD和FPGA的结构,对初学者很有用。...
基于FPGA的单总线(ONE-WIRE)协议的实现源代码....
节点是网络系统的基本控制单元,论文提出了一种基于CPLD和多处理器结构的控制网络节点设计方案,它能够提高单节点并行处理能力,其模块化结构增强了节点的可靠性。...
verilog 编写的I2c协议程序,用于cpld读写EEPROM...