虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

协议分析

  • 模电设计分析

    详细的理论分析,可以对模拟电路的理论知识有较为全面透彻的了解

    标签: 模电 设计分析

    上传时间: 2013-04-24

    上传用户:aappkkee

  • ZigBee2007协议规范(中文)2

    ZigBee2007协议规范(中文) 非常详细

    标签: ZigBee 2007 协议

    上传时间: 2013-04-24

    上传用户:Neoemily

  • 图像预处理及DSPCPCI桥接设计

    实时红外图像处理是红外成像制导的关键技术。本课题来源于兵器工业部第209研究所承担研制的红外成像制导技术背景下的红外图像信息处理机项目。 本文在总结国内外研究现状的基础上,做了大量红外图像信息处理系统硬件部分的设计工作。主要有以下几点: 1.系统方案和总体结构设计 在分析比较目前几种主流系统方案后,将红外图像处理机设计成“双FPGA+双DSP+CPCI”结构。选用ADI公司TigerSHARK系列的DSP芯片ADSP-TS201作为系统高层算法处理的核心处理器,选用Altera公司的FPGA芯片StratixⅡ EP2S60F67214作为底层算法处理和接口控制的核心,选用高速CPCI总线作为红外图像信息处理机与主机的通讯桥梁。 2.FPGA部分的设计是本课题的核心,对FPGA部分进行了设计和调试 (1)图像预处理模块:FPGA负责系统的底层预处理算法和相应控制。首先对采集来的图像数据进行中值滤波和直方图统计,然后按照链路口(Linkport)的通信协议,将预处理后的图像数据实时地从FPGA传给DSP。 (2)DSP-CPCI桥接模块:FPGA负责DSP与CPCI的接口,将DSP处理后的结果通过DSP-CPCI桥接模块传给主机。 联调实验测试表明,实时红外图像信息处理成功实现了对典型红外目标的检测、识别和跟踪,从而验证系统核心FPGA部分的设计是成功的。

    标签: DSPCPCI 图像预处理 桥接设计

    上传时间: 2013-07-13

    上传用户:gjzeus

  • 基于FPGA的无线信道仿真器设计与实现

    随着人们对无线通信需求和质量的要求越来越高,无线通信设备的研发也变得越来越复杂,系统测试在整个设备研发过程中所占的比重也越来越大。为了能够尽快缩短研发周期,测试人员需要在实验室模拟出无线信道的各种传播特性,以便对所设计的系统进行调试与测试。无线信道仿真器是进行无线通信系统硬件调试与测试不可或缺的仪器之一。 本文设计的无线信道仿真器是以Clarke信道模型为参考,采用基于Jakes模型的改进算法,使用Altera公司的StratixⅡ EP2S180模拟实现了频率选择性衰落信道。信道仿真器实现了四根天线数据的上行接收,每根天线由八条可分辨路径,每条可分辨路径由64个反射体构成,每根天线可分辨路径和反射体的数目可以独立配置。通过对每个反射体初始角度和初始相位的设置,并且保证反射体的角度和相位是均匀分布的随机数,可以使得同一条路径不同反射体之间的非相关特性,得到的多径传播信道是一个离散的广义平稳非相关散射模型(WSSUS)。无线信道仿真器模拟了上行数据传输环境,上行数据由后台产生后储存在单板上的SDRAM中。启动测试之后,上行数据在CPU的控制下通过信道仿真器,然后送达基带处理板解调,最后测试数据的误码率和误块率,从而分析基站的上行接收性能。 首先,本文研究了3GPP TS 25.141协议中对通信设备测试的要求和无线信道自身的特点,完成了对无线信道仿真器系统设计方案的吸收和修改。 其次,针对FPGA内部资源结构,研究了信道仿真器FPGA实现过程中的困难和资源的消耗,进行了模块划分。主要完成了时延模块、瑞利衰落模块、背板接口模块等的RTL级代码的开发、仿真、综合和板上调试;完成了FPGA和后台软件的联合调试;完成了两天线到四天线的改版工作,使FPGA内部的工作频率翻了一倍,大幅降低了FPGA资源的消耗。 最后,在完成无线信道仿真器的硬件设计之后,对无线信道仿真器的测试根据3GPP TS 25.141 V6.13.0协议中的要求进行,即在数据误块率(BLER)一定的情况下,对不同信道传播环境和不同传输业务下的信噪比(Eb/No)进行测试,单天线和多天线的测试结果符合协议中规定的信噪比(Eb/No)的要求。

    标签: FPGA 无线信道 仿真器

    上传时间: 2013-04-24

    上传用户:小杨高1

  • 电源测量与分析入门手册

    电源测量与分析入门手册 本入门手册将主要介绍如何使用示波器和专用软件进行开关电源设计测量。两个不同版本。都是中文的。 目录 简介 电源设计中的问题以及测量要求 示波器与电源测量 开关电源基础 准备进行电源测量 在一次采集中同时测量100 伏和100 毫伏电压 消除电压探头和电流探头之间的时间偏差 消除探头零偏和噪声 电源测量中记录长度的作用 识别真正的Ton 与Toff 转换 有源器件测量:开关元件 开关器件的功率损耗理论 截止损耗 开通损耗 详细了解SMPS 的功率损耗 安全工作区 动态导通电阻 di/dt dv/dt 无源器件测量:磁性元件 电感基础 用示波器进行电感测量 磁性元件功率损耗基础 用示波器进行磁性元件功率损耗测量 磁特性基础 用示波器测量磁性元件特性 输入交流供电测量 电源质量测量基础 SMPS 的电源质量测量 用示波器测量电源质量 使用正确的工具 用示波器进行电源质量测量

    标签: 电源测量 入门手册

    上传时间: 2013-07-03

    上传用户:jjj0202

  • 1553B总线协议(中文完整版)

    本文详细介绍了1553B总线的优缺点,并给出了1553B的标准协议。

    标签: 1553B 总线协议

    上传时间: 2013-08-05

    上传用户:a1123408838

  • 嵌入式TCPIP协议的FPGA实现

    随着Internet的不断发展,人们希望日常生活中所用到的嵌入式设备都能够很方便地实现Intemet接入,这对嵌入式系统设计提出了新的挑战,要求低成本、多功能、高性能。这些是目前嵌入式系统设计的热点。 可编程逻辑器件FPGA在过去的几十年中取得了飞速发展,从最初的几千门到现在的几百万门,可靠性与集成度不断提高,而功耗和成本却在不断降低,具有很高的性价比。再加上开发周期短、对开发人员的要求相对较低的优点,因此被大量应用于嵌入式系统设计中。 本文是基于FPGA高性价比、可灵活配置的特点,也是当前流行的“微控制器+FPGA”的嵌入式系统设计方式,所以我们提出了基于FPGA的实现方案。本文通过在FPGA中硬件实现嵌入式TCP/IP协议(包括UDP、IP、ARP、TCP等网络协议)以及以太网MAC协议,并提供标准MII接口,通过外接PHY实现网络连接。最终成功地通过了验证。 基于FPGA的实现可以有效地降低成本,同时可以在其中集成其他功能模块,提高整个系统的集成度,减小PCB版图面积和布线复杂度,有利于提高系统可靠性。因此,本研究课题对嵌入式系统设计有很大的实用价值。

    标签: TCPIP FPGA 嵌入式 协议

    上传时间: 2013-07-08

    上传用户:450976175

  • 基于FPGA的UHF多协议RFID基带信号处理

    基于FPGA的UHF多协议RFID基带信号处理

    标签: FPGA RFID UHF 多协议

    上传时间: 2013-07-18

    上传用户:2404

  • 基于FPGA的USB接口协议及驱动技术研究

    基于FPGA的USB接口协议及驱动技术研究基于FPGA的USB接口协议及驱动技术研究

    标签: FPGA USB 接口协议 技术研究

    上传时间: 2013-06-04

    上传用户:564708051@qq.com

  • 基于FPGA的边界扫描控制器的设计

    随着印制电路板功能的日益增强,结构日趋复杂,系统中各个功能单元之间的连线间距越来越细密,基于探针的电路系统测试方法已经很难满足现在的测试需要。边界扫描测试(BST)技术通过将边界扫描寄存器单元安插在集成电路内部的每个引脚上,相当于设置了施加激励和观测响应的内建虚拟探头,通过该技术可以大大的提高数字系统的可观测性和可控性,降低测试难度。针对这种测试需求,本文给出了基于FPGA的边界扫描控制器设计方法。    完整的边界扫描测试系统主要由测试控制部分和目标器件构成,其中测试控制部分由测试图形、数据的生成与分析及边界扫描控制器两部分构成。而边界扫描控制器是整个系统的核心,它主要实现JTAG协议的自动转换,产生符合IEEE标准的边界扫描测试总线信号,而边界扫描测试系统工作性能主要取决与边界扫描控制器的工作效率。因此,设计一个能够快速、准确的完成JTAG协议转换,并且具有通用性的边界扫描控制器是本文的主要研究工作。    本文首先从边界扫描技术的基本原理入手,分析边界扫描测试的物理基础、边界扫描的测试指令及与可测性设计相关的标准,提出了边界扫描控制器的总体设计方案。其次,采用模块化设计思想、VHDL语言描述来完成要实现的边界扫描控制器的硬件设计。然后,利用自顶向下的验证方法,在对控制器内功能模块进行基于Testbench验证的基础上,利用嵌入式系统的设计思想,将所设计的边界扫描控制器集成到SOPC中,构成了基于SOPC的边界扫描测试系统。并且对SOPC系统进行软硬件协同仿真,实现对边界扫描控制器的功能验证后将其应用到实际的测试电路当中。最后,在基于SignalTapⅡ硬件调试的基础上,软硬件结合对整个系统可行性进行了测试。从测试结果看,达到了预期的设计目标,该边界扫描控制器的设计方案是正确可行的。    本文设计的边界扫描控制器具有自主知识产权,可以与其他处理器结合构成完整的边界扫描测试系统,并且为SOPC系统提供了一个很有实用价值的组件,具有很明显的现实意义。

    标签: FPGA 边界扫描 控制器

    上传时间: 2013-07-20

    上传用户:hewenzhi