虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

半物理仿真

半物理仿真又称物理-数学仿真,或半实物仿真,半物理仿真是指针对仿真研究内容,将被仿真对象系统的一部分以实物(或物理模型)方式引入仿真回路;被仿真对象系统的其余部分以数学模型描述,并把它转化为仿真计算模型。借助物理效应模型,进行实时数学仿真与物理仿真的联合仿真。摘自:常同立等,空间对接地面半物理仿真台系统仿真研究,航空学报,2007.7,page:976
  • 3kW光伏并网逆变器最大功率点跟踪控制的研究.rar

    光伏发电是集开发可再生能源、改善生态环境于一体的重大课题,有巨大的经济、社会效益和学术研究价值。 本文首先介绍了3kW光伏并网逆变器系统的组成和结构。3kW光伏并网逆变器采用两级式结构,主电路由前级Boost变换器和后级的单相逆变桥组成。控制部分以DSP(DSP56F803)为核心,实现了光伏阵列最大功率点的跟踪控制,以及产生与电网压同频同相的正弦电流,实现并网的功能。本文重点对逆变器系统的最大功率点跟踪(MPPT)控制进行研究。 针对基于外特性建立的光伏阵列模型虽然简单、参数易解,但精度低的问题,本文建立了基于物理特性的光伏阵列模型,并考虑光照强度、环境温度对光伏阵列的影响,模型参数与实际参数严格对应。将几种最大功率点跟踪算法应用于所建立的光伏阵列模型使用MATLAB进行仿真,分析仿真结果,比较各种算法的优缺点,总结出每种算法所适用的环境,并给出了最大功率点跟踪控制在并网逆变器系统的实现策略。 设计了适用于额定功率为100W的光伏阵列最大功率点跟踪的Boost电路,分别给出了利用PIC单片机16F873实现扰动观察法和增量电导法的程序流程图,实现了这两种算法控制下光伏阵列的最大功率点跟踪,并分析了两种算法的跟踪性能。

    标签: 3kW 光伏并网 逆变器

    上传时间: 2013-04-24

    上传用户:fudong911

  • 485通信仿真源码.rar

    关于485通信的一些资料 和自己写的一个仿真 三机通讯(一个主机,2个从机)

    标签: 485 通信 仿真

    上传时间: 2013-06-18

    上传用户:gzming

  • 50kHzIGBT串联谐振感应加热电源研制.rar

    目前以IGBT为开关器件的串联谐振感应加热电源在大功率和高频下的研究是一个热点和难点,为弥补采用模拟电路搭建而成的控制系统的不足,对感应加热电源数字化控制研究是必然趋势。本文以串联谐振型感应加热电源为研究对象,采用TI公司的TMS320F2812为控制芯片实现电源控制系统的数字化。 首先分析了串联谐振型感应加热电源的负载特性和调功方式,确定了采用相控整流调功控制方式,接着分析了串联谐振逆变器在感性和容性状态下的工作过程确定了系统安全可靠的运行状态。本文设计了电源主电路参数并在Matlab/Simulink仿真环境下搭建了整个系统,仿真分析了串联谐振型感应加热电源的半压启动模式及锁相环频率跟踪能力和功率调节控制。 针对感应加热电源的数字控制系统,在讨论了晶闸管相控触发和锁相环的工作原理及研究现状下详细地分析了本课题基于DSP晶闸管相控脉冲数字触发和数字锁相环(DPLL)的实现,得出它们各自的优越性,同时分析了感应加热电源的功率控制策略,得出了采用数字PI积分分离的控制方法。本文采用TI公司的TMS320F2812作为系统的控制芯片,搭建了控制系统的DSP外围硬件电路,分析了系统的运行过程并编写了整个控制系统的程序。最后对控制系统进行了试验,验证了理论分析的正确性和控制方案的可行性。

    标签: kHzIGBT 50 串联谐振

    上传时间: 2013-05-25

    上传用户:kennyplds

  • plc仿真软件S7200汉化版.rar

    西门子模拟器 仿真软件 中文汉化版 s7-200

    标签: S7200 plc 仿真软件

    上传时间: 2013-04-24

    上传用户:yph853211

  • 滑模变结构控制MATLAB仿真.rar

    滑模控制理论的基本原理,各种滑模控制器的MATLAB仿真源程序,程序代码详细,正确,能直接运行。

    标签: MATLAB 滑模变结构 控制

    上传时间: 2013-04-24

    上传用户:253189838

  • 51单片机播放音乐电路仿真和代码.rar

    51单片机播放音乐电路仿真和代码 51单片机播放音乐电路仿真和代码 51单片机播放音乐电路仿真和代码

    标签: 51单片机 播放 仿真

    上传时间: 2013-05-31

    上传用户:zhangyi99104144

  • C语言程序设计实训100例——基于8051Proteus仿真.zip

    基础的单片机Proteus仿真例子,适合缺少硬件的人。

    标签: Proteus 8051 100 zip

    上传时间: 2013-05-24

    上传用户:YYRR

  • 多功能车辆总线控制器的FPGA设计与开发.rar

    随着计算机网络与嵌入式控制技术的迅速发展,作为传统运输行业的铁路系统对此也有了新的要求,列车通信网络应运而生。经过多年的发展,国际电工委员会(IEC)为了规范列车通信网络,于1999年通过了IEC61375-1标准。该标准将列车通信网络分为两条总线:绞线式列车总线(WTB)和多功能车辆总线(MVB)。MVB是一个标准通信介质,为挂在其上的设备传输和交换数据。而多功能车辆总线控制器(MVBC)是MVB与MVB实际物理层之间的接口,其主要实现MVB数据链路层的功能。由于该项关键技术仍被国外公司垄断,因此开发具有自主知识产权的MVBC迫在眉睫。 鉴于上述原因,本文深入研究了IEC61375-1标准。根据MVBC的技术特点,本文提出了使用FPGA来实现其具体功能的方案。挂在MVB总线上的设备分为五类,他们的功能各不相同。而支持4类设备的MVBC具有设备状态、过程数据、消息数据通信和总线管理功能,并且兼容2类和3类设备。本文的目的就是用FPGA实现支持4类设备的MVBC。 本文采用自顶向下的设计方法。整个MVBC主要划分为:编码模块、译码模块、冗余控制模块、报文分析单元、通信存储控制器、主控制单元、地址逻辑模块。在整个开发流程中,使用Xilinx的ISE集成开发环境。使用Verilog HDL硬件描述语言对上述各个模块进行RTL级描述,并用Synplify Pro进行综合。最后,在ModelSim中对各个模块进行了布线后仿真和验证。 在实验室条件下,通过严格的仿真验证后,其结果证明了本文设计的模块达到了IEC61375-1标准的要求。因此,用FPGA实现MVBC这一方案具有可操作性。 关键词:列车通信网;多功能车辆总线;多功能车辆总线控制器;现场可编程门阵列

    标签: FPGA 多功能 总线控制器

    上传时间: 2013-07-18

    上传用户:wxhwjf

  • 基于FPGA的OFDM基带系统研究.rar

    近几年来,OFDM(Orthogonal Frequency Division Multiplexing)技术引起了人们的广泛注意,根据这项新技术,很多相关协议被提出来。其中WiMax(Wireless MetropolitanArea Networks)代表空中接口满足IEEE 802.16标准的宽带无线通信系统,IEEE标准在2004年定义了空中接口的物理层(PHY),即802.16d协议。该协议规定数据传输采用突发模式,调制方式采用OFDM技术,传输速率较高且实现方便、成本低廉,已经成为首先推广应用的商业化标准。 本文主要对IEEE802.16d OFDM系统物理层进行研究,并在XILINX公司的Virtexpro II芯片上实现了基带算法。 首先讨论了OFDM基本原理及其关键技术。根据IEEE802.16d OFDM系统的物理层发送端流程搭建了基带仿真链路,利用MATLAB/SIMULINK仿真了OFDM系统在有无循环前缀(CP)、多径数目不同等情况下的性能变化。由于同步算法和信道估计算法计算量都很大,为了找到适合采用FPGA实现的算法,分析了同步误差和不同信道估计算法对接收信号的影响,并结合计算量的大小提出了一种新的联合同步算法,以及得出了LS信道估计算法最适合802.16d系统的结论。 其次,完成了基带发射机和接收机的FPGA硬件电路实现。为了使系统的时钟频率更高,采用了流水线的结构。设计中采用编写Verilog程序和使用IP核相结合的办法,实现了新的联合同步算法,并且通过简化结构,避免了信道估计算法中的繁琐除法。利用ISE9. 2i和Modelsim6.Oc软件平台对程序进行设计、综合和仿真,并将仿真结果和MATLAB软件计算结果相对比。结果表明,采用16位数据总线可达到理想的精度。 最后,采用串口通信的方式对基带系统进行了验证。通过串口通信从功能上表明该系统确实可行。 关键词:IEEE802. 16d; OFDM; 同步;信道估计;基带系统

    标签: FPGA OFDM 基带

    上传时间: 2013-07-31

    上传用户:1757122702

  • 基于FPGA的SATAⅡ协议研究与实现.rar

    现代的计算机追求的是更快的速度、更高的数据完整性和灵活性。无论从物理性能,还是从电气性能来看,现今的并行总线都已出现了某些局限,无法提供更高的数据传输率。而SATA以其传输速率快、支持热插拔、可靠的数据传输等特点,得到各行业越来越多的支持。 目前市场上的SATA IP CORE都是面向IC设计的,不利于在FPGA上集成,因此,本文在Xilinx公司的Virtex5系列FPGA上实现SATAⅡ协议,对SATA技术的推广、国内逻辑IP核的发展都有一定的意义。 本文将SATAⅡ协议的FPGA实现划分成物理层、链路层、传输层和应用层四个模块。提出了物理层串行收/发器设计以及物理链路初始化方案。分析了链路层模块结构,给出了作为SATAⅡ链路层核心的状态机的设计。为满足SATAⅡ协议3.0Gbps的速率,采用扩大数据处理位宽的方法,设计完成了链路层的16b/20b编码模块,同时为提高数据传输可靠性和信号的稳定性,分别实现了链路层CRC校验模块和并行扰码模块。在描述协议传输层的模块结构的基础上,给出了作为传输层核心的状态机的设计,并以DMA DATA OUT命令的操作为例介绍了FIS在传输层中的处理过程。完成了命令层协议状态机的设计,并实现了SATAⅡ新增功能NCQ技术,从而使得数据传输更加有效。最后为使本设计应用更加广泛,设计了基于AHB总线的用户接口。 本设计采用Verilog HDL语言对需要实现的电路进行描述,并使用Modelsim软件仿真。仿真结果表明,本文设计的逻辑电路可靠稳定,与SATAⅡ协议定义功能一致。

    标签: FPGA SATA 协议研究

    上传时间: 2013-06-16

    上传用户:cccole0605