Saber软件仿真流程:今天来简单谈谈Saber软件的仿真流程问题。利用Saber软件进行仿真分析主要有两种途径,一种是基于原理图进行仿真分析,另一种是基于网表进行仿真分析。前一种方法的基本过程如下:a.在SaberSketch中完成原理图录入工作;b.然后使用netist命令为原理图产生相应的网表;c.在使用simulate命令将原理图所对应的网表文件加载到仿真器中,同时在Sketch中启动SaberGuide 界面;d.在SaberGuide界面下设置所需要的仿真分析环境,并启动仿真;e.仿真结束以后利用CosmosScope工具对仿真结果进行分析处理。在这种方法中,需要使用SaberSketch和CosmosScope两个工具,但从原理图开始,比较直观。所以,多数Saber的使用者都采用这种方法进行仿真分析。但它有一个不好的地方就是仿真分析设置和结果观察在两个工具中进行,在需要反复修改测试的情况下,需要在两个窗口间来回切换,比较麻烦。而另一种方法则正好能弥补它的不足。基于网表的分析基本过程如下:
标签: saber
上传时间: 2022-07-06
上传用户:wangshoupeng199
ASR M08-B设置软件 V3.2 arduino 2560+ASRM08-B测试程序 arduino UNO+ASRM08-B测试程序语音控制台灯电路图及C51源码(不带校验码) 继电器模块设置。 ASR M08-B是一款语音识别模块。首先对模块添加一些关键字,对着该模块说出关键字,串口会返回三位的数,如果是返回特定的三位数字,还会引起ASR M08-B的相关引脚电平的变化。【测试】①打开“ASR M08-B设置软件 V3.2.exe”。②选择“串口号”、“打开串口”、点选“十六进制显示”。③将USB转串口模块连接到语音识别模块上。接线方法如下:语音模块TXD --> USB模块RXD语音模块RXD --> USB模块TXD语音模块GND --> USB模块GND语音模块3V3 --> USB模块3V3(此端为3.3V电源供电端。)④将模块的开关拨到“A”端,最好再按一次上面的大按钮(按一次即可,为了确保模块工作在正确的模式)。⑤对着模块说“开灯”、“关灯”模块会返回“0B”、“0A”,表示正常(注意:0B对应返回值010,0B对应返回值010,返回是16进制显示的嘛,设置的时候是10进制设置的)。
标签: ASR M08-B
上传时间: 2022-07-06
上传用户:aben
eeworm.com VIP专区 单片机源码系列 15资源包含以下内容:1. 基于Proteus_单片机的流水灯实验教程.doc2. 51单片机和HD7279A的接口与编程.pdf3. 格力空调遥控器红外码分析.pdf4. 12864应用的各种资料.zip5. 宏汇编使用手册.pdf6. AT24C02和AT24C512和IIC资料.rar7. NI_USB-6008中文.pdf8. H桥电路原理与应用.doc9. STC51_系列单片机原理图库.rar10. AVR+单片机实例教程.pdf11. 毕业设计论文(多路无线遥控开关设计)很详细.doc12. HOT51增强版开发板使用说明.pdf13. AT89C51并行加载DDS芯片AD9850的方法.pdf14. 遥控车(程序+电路图+实物图).zip15. STM8_开发入门教程.pdf16. 单片机gps接收程序.doc17. 51单片机综合学习系统之 步进电机控制篇.doc18. STM32-CC2520-TinyOS-driver.rar19. ADI16480demo板原理图.pdf20. 超声波US-100说明书及使用例程.rar21. 基于单片机的网络控制实现温控系统的设计.zip22. 电骰子的电路图及制作.doc23. 汇编语言入门教程2007.pdf24. 51单片机的中文拼音输入法c源程序.zip25. STM8S103中文资料.pdf26. 爱特梅尔atmega8l中文资料手册.pdf27. YL-64 TCS3200颜色传感器 资料.rar28. 多路数字温度测量系统设计.doc29. US-100超声波测距模块RS232底板使用说明.pdf30. 7805双极型线性集成电路中文资料.pdf31. 基于单片机的温湿度检测与控制系统研究.pdf32. keil自学教程,经典中的经典.pdf33. MCS-51单片机应用开发实用子程序.rar34. crazyflie国外开源微型四轴所有资料.rar35. S51编程器开源技术方案.pdf36. DS8005评估套件入门.zip37. 51开发板protuse仿真电路.zip38. MC9S12XS128开发平台实验指导手册.pdf39. Practical AVR Microcontrollers.pdf40. 远程水温控制系统的设计与实现.wps41. 32只二极管的流水灯.zip42. 时钟+温度通过LCD12864显示.pdf43. 超声波液位探测系统.doc44. 七段发光二极管.zip45. P89V51RD2功能切换程序.rar46. AVR串口并口下载线制作及PonyProg2000使用教程(完整版).pdf47. 基于AT89S52单片机控制的红外线防盗报警器编程程序.doc48. STC12C5A16S2单片机引脚图.doc49. MSP430单片机一些常用模块程序.pdf50. Atmega328P技术手册.pdf51. msp430fr5739数据手册.pdf52. winAVR中文教程.doc53. 菜鸟,详细NRF24E1运用,程序,电路.rar54. MCS-51单片机计数器定时器详解.pdf55. 详解一个电脑串口控制单片机驱动继电器的例子.docx56. arduino_编程语言.doc57. 基于51单片机设计的多功能数字时钟,c语言程序.doc58. 电子琴制作文件以及程序.rar59. 学习情境一 显示系统设计与制作.ppt60. 51单片机C语言应用程序设计实例精讲.pdf61. 基于以太网的远程温度控制系统.docx62. 液晶屏计时器程序.rar63. 基于ARM Cotex-M0内核32位处理器SWM12系列的热敏打印机方案.pdf64. 字符型LCD显示系统设计与制作.zip65. SWM12系列芯片中文简介 Cotex-M0.pdf66. 手把手教你1602字符型液晶模块使用.doc67. 8051单片机彻底研究 实习篇.pdf68. 51单片机控制继电器.doc69. 各种单片机编程语言比较.pdf70. 基于protues学习+100实例.doc71. DIY LED电子沙漏.pdf72. C8051单片机原理及应用.zip73. 单片机爱好者入门知识 单片机学习的基本过程.pdf74. 8x8点阵做的贪吃蛇游戏.rar75. MPLAB XC8 C 编译器用户指南.pdf76. 基于STM32的高精度水浴锅、恒温箱的恒温控制器设计.pdf77. MSP430超声波测距.pdf78. MSP430Appliction Note.zip79. MSP430的Timer_A实现模拟串口功能.pdf80. 104-1602液晶显示DS1302时钟 含定时.zip81. MSP430单片机C语言和汇编语言混合编程.pdf82. MSP430F413实现的智能遥控器设计.pdf83. Proteus 7.5汉化.zip84. iar430中条件断点的设置.pdf85. 单片机音符与频率的关系.doc86. 1-wire 单总线的基本原理.pdf87. C430编译器的诊断信息.rar88. 模拟PID和数字PID算法.pdf89. MSP430系列单片机元器件手册.zip90. USBASP下载器用户使用说明书V2.0(配套PROGISP1.72).pdf91. 8x8x8光立方PCB图纸.rar92. MSP430驱动汉字LCD演示程序.pdf93. USBASP下载器用户使用说明书V1.0(配套AVR_fighter).pdf94. 光立方程序REG52.rar95. 德州仪器msp430内部资源介绍.pdf96. C51+AVR控制板介绍手册.pdf97. 光立方电路原理图.zip98. MSP430高精度单斜率AD及其单片机实现.pdf99. 单片机课程设计_变频报警器.doc100. 电阻电容电感测试仪的设计与制作.pdf
上传时间: 2013-05-15
上传用户:eeworm
本文分析了永磁同步直线电动机的运行机理与运行特性,并通过坐标变换,分别得出了电机在a—b—c,α—β、d—q坐标系下的数学模型。针对永磁同步直线电机模型的非线性与耦合特性,采用了次级磁场定向的矢量控制,并使id=0,不但解决了上述问题,还实现了最大推力电流比控制。为了获得平稳的推力,采用了SVPWM控制,并对它算法实现进行了研究。 针对速度环采用传统PID控制难以满足高性能矢量控制系统,通过对传统PID控制和模糊控制理论的研究,将两者相结合,设计出能够在线自整定的模糊PID控制器。将该控制器代替传统的PID控制器应用于速度环,以提高系统的动静态性能。 在以上分析的基础上,设计了永磁同步直线电机矢量控制系统的软、硬件。其中电流检测采用了新颖的电流传感器芯片IR2175,以解决温漂问题;速度检测采用了增量式光栅尺,设计了与DSP的接口电路,通过M/T法实现对电机的测速。最后在Matlab/Simlink下建立了电机及其矢量控制系统的仿真模型,并对分别采用传统PID速度控制器和模糊PID速度控制器的系统进行仿真,结果表明采用模糊PID控制具有更好的动态响应性能,能有效的抑制暂态和稳态下的推力脉动,对于负载扰动具有较强的鲁棒性。
上传时间: 2013-07-04
上传用户:13681659100
60年代初,国际上首次将B超诊断仪应用于临床诊断,40多年来B超诊断仪的发展极为迅速。随着数字信号处理及计算机技术的发展,目前国际上先进水平的超声诊断设备几乎每一个环节都包含着数字信号处理的内容,研制全数字化的超声诊断设备已成为发展趋势。 @@ 基于FPGA及嵌入式操作系统的全数字超声诊断系统具有技术含量高、便携的特点,可用数字硬件电路来实现数据量极其庞大的超声信息的实时处理。 @@ 本文从超声诊断原理入手,在对超声诊断系统中的几个关键技术进行分析的基础上,重点研究开发超声诊断系统中数字信号处理部分的两个核心算法。以FPGA芯片为载体,在Quartus Ⅱ平台中采用Verilog HDL语言进行编程并仿真验证,分别实现了数字FIR滤波器及CORDIC坐标变换两个模块的功能。另外,采用Verilog HDL语言对应用于图像显示模块的SPI接口进行了编程设计,编译下载至FPGA中,最终实现了与ARM A8的OMPG3530板之间高速串行数据的传输。 @@ 采用在单片FPGA芯片内实现数字式超声诊断部分核心算法并与高性能ARMA8处理器相配合的数字信号处理解决方案,具有高速度、高精度、高集成度、便携的特点,为全数字化便携超声诊断设备的研制打下了基础。 @@关键词:超声诊断系统;FPGA;数字FIR滤波器;CORDIC算法;SPI总线
上传时间: 2013-07-07
上传用户:hxy200501
目 录 实验一、 电路仿真基础 ………………………………………………………… 1 实验二、 系统仿真基础 ………………………………………………………… 20 实验三、 DC仿真和电路模型 …………………………………………………… 36 实验四、 AC仿真和调整 ………………………………………………………… 55 实验五、 S参数仿真和优化 …………………………………………………… 72 实验六、 滤波器:瞬态,设计指导,momentum,DAC …………………… 95 实验七、 谐波平衡仿真 …………………………………………………………115 实验八、 电路包络仿真 …………………………………………………………132 实验九、 最终电路/系统仿真 ………………………………………………… 147 附录A、 射频瞬态仿真器 ………………………………………………………167 附录B、 谐波平衡仿真器 ………………………………………………………173 附录C、电路包络仿真器 ……………………………………………………… 181 《ADS2005仿真实验教程》是设计一个用于1900MHz GSM的RF接收系统,包含的部件主要有: 200MHz由集总参数元件构成的低通滤波器 1900MHz由微带线构成的带通滤波器 1900MHz的功放 把1900MHz变到200MHz的混频器 其他小部件 在完成这个系统的过程中,就可以掌握目录所示的内
上传时间: 2013-04-24
上传用户:Minly
数字超声诊断设备在临床诊断中应用十分广泛,研制全数字化的医疗仪器已成为趋势。尽管很多超声成像仪器设计制造中使用了数字化技术,但是我们可以说现代VLSI 和EDA 技术在其中并没有得到充分有效的应用。随着现代电子信息技术的发展,PLD 在很多与B 型超声成像或多普勒超声成像有关的领域都得到了较好的应用,例如数字通信和相控雷达领域。 在研究现代超声成像原理的基础上,我们首先介绍了常见的数字超声成像仪器的基本结构和模块功能,同时也介绍了现代FPGA 和EDA 技术。随后我们详细分析讨论了B 超中,全数字化波束合成器的关键技术和实现手段。我们设计实现了片内高速异步FIFO 以降低采样率,仿真结果表明资源使用合理且访问时间很小。正交检波方法既能给出灰度超声成像所需要的回波的幅值信息,也能给出多普勒超声成像所需要的回波的相移信息。我们设计实现了基于直接数字频率合成原理的数控振荡器,能够给出一对幅值和相位较平衡的正交信号,且在FPGA 片内实现方案简单廉价。数控振荡器输出波形的频率可动态控制且精度较高,对于随着超声在人体组织深度上的穿透衰减,导致回波中心频率下移的声学物理现象,可视作将回波接收机的中心频率同步动态变化进行补偿。 还设计实现了B 型数字超声诊断仪前端发射波束聚焦和扫描控制子系统。在单片FPGA 芯片内部设计实现了聚焦延时、脉宽和重复频率可动态控制的发射驱动脉冲产生器、线扫控制、探头激励控制、功能码存储等功能模块,功能仿真和时序分析结果表明该子系统为设计实现高速度、高精度、高集成度的全数字化超声诊断设备打下了良好的基础,将加快其研发和制造进程,为生物医学电子、医疗设备和超声诊断等方面带来新思路。
上传时间: 2013-06-18
上传用户:hfmm633
随着电信数据传输对速率和带宽的要求变得越来越迫切,原有建成的网络是基于话音传输业务的网络,已不能适应当前的需求.而建设新的宽带网络需要相当大的投资且建设工期长,无法满足特定客户对高速数据传输的近期需求.反向复用技术是把一个单一的高速数据流在发送端拆散并放在两个或者多个低速数据链路上进行传输,在接收端再还原为高速数据流.该文提出一种基于FPGA的多路E1反向复用传输芯片的设计方案,使用四个E1构成高速数据的透明传输通道,支持E1线路间最大相对延迟64ms,通过链路容量调整机制,可以动态添加或删除某条E1链路,实现灵活、高效的利用现有网络实现视频、数据等高速数据的传输,能够节省带宽资源,降低成本,满足客户的需求.系统分为发送和接收两部分.发送电路实现四路E1的成帧操作,数据拆分采用线路循环与帧间插相结合的方法,A路插满一帧(30时隙)后,转入B路E1间插数据,依此类推,循环间插所有的数据.接收电路进行HDB3解码,帧同步定位(子帧同步和复帧同步),线路延迟判断,FIFO和SDRAM实现多路数据的对齐,最后按照约定的高速数据流的帧格式输出数据.整个数字电路采用Verilog硬件描述语言设计,通过前仿真和后仿真的验证.以30万门的FPGA器件作为硬件实现,经过综合和布线,特别是写约束和增量布线手动调整电路的布局,降低关键路径延时,最终满足设计要求.
上传时间: 2013-07-16
上传用户:asdkin
随着电子技术和EDA技术的发展,大规模可编程逻辑器件PLD(Programmable Logic Device)、现场可编程门阵列FPGA(Field Programmable Gates Array)完全可以取代大规模集成电路芯片,实现计算机可编程接口芯片的功能,并可将若干接口电路的功能集成到一片PLD或FPGA中.基于大规模PLD或FPGA的计算机接口电路不仅具有集成度高、体积小和功耗低等优点,而且还具有独特的用户可编程能力,从而实现计算机系统的功能重构.该课题以Altera公司FPGA(FLEX10K)系列产品为载体,在MAX+PLUSⅡ开发环境下采用VHDL语言,设计并实现了计算机可编程并行接芯片8255的功能.设计采用VHDL的结构描述风格,依据芯片功能将系统划分为内核和外围逻辑两大模块,其中内核模块又分为RORT A、RORT B、OROT C和Control模块,每个底层模块采用RTL(Registers Transfer Language)级描述,整体生成采用MAX+PLUSⅡ的图形输入法.通过波形仿真、下载芯片的测试,完成了计算机可编程并行接芯片8255的功能.
上传时间: 2013-06-08
上传用户:asddsd
ASIC对产品成本和灵活性有一定的要求.基于MCU方式的ASIC具有较高的灵活性和较低的成本,然而抗干扰性和可靠性相对较低,运算速度也受到限制.常规ASIC的硬件具有速度优势和较高的可靠性及抗干扰能力,然而不是灵活性较差,就是成本较高.与传统硬件(CHW)相比,具有一定可配置特性的场可编程门阵列(FPGA)的出现,使建立在可再配置硬件基础上的进化硬件(EHW)成为智能硬件电路设计的一种新方法.作为进化算法和可编程器件技术相结合的产物,可重构FPGA的研究属于EHW的研究范畴,是研究EHW的一种具体的实现方法.论文认为面向分类的专用类可重构FPGA(ASR-FPGA)的研究,可使可重构电路粒度划分的针对性更强、设计更易实现.论文研究的可重构FPGA的BCH通讯纠错码进化电路是一类ASR-FPGA电路的具体方法,具有一定的实用价值.论文所做的工作主要包括:(1)BCH编译码电路的设计——求取实验用BCH码的生成多项式和校验多项式及其相应的矩阵并构造实验用BCH码;(2)建立基于可重构FPGA的基核——构造具有可重构特性的硬件功能单元,以此作为可重构BCH码电路的设计基础;(3)构造实现可重构BCH纠错码电路的方法——建立可重构纠错码硬件电路算法并进行实验验证;(4)在可重构纠错码电路基础上,构造进化硬件控制功能块的结构,完成各进化RLA控制模块的验证和实现.课题是将可重构BCH码的编译码电路的实现作为一类ASR-FPGA的研究目标,主要成果是根据可编程逻辑电路的特点,选择一种可编程树的电路模型,并将它作为可重构FPGA电路的基核T;通过对循环BCH纠错码的构造原理和电路结构的研究,将基核模型扩展为能满足纠错码电路需要的纠错码基本功能单元T;以T作为再划分的基本单元,对FPGA进行"格式化",使T规则排列在FPGA上,通过对T的控制端的不同配置来实现纠错码的各个功能单元;在可重构基核的基础上提出了纠错码重构电路的嵌套式GA理论模型,将嵌套式GA的染色体串作为进化硬件描述语言,通过转换为相应的VHDL语言描述以实现硬件电路;采用RLA模型的有限状态机FSM方式实现了可重构纠错码电路的EHW的各个控制功能块.在实验方面,利用Xilinx FPGA开发系统中的VHDL语言和电路图相结合的设计方法建立了循环纠错码基核单元的可重构模型,进行循环纠错BCH码的电路和功能仿真,在Xilinx公司的Virtex600E芯片进行了FPGA实现.课题在研究模型上选取的是比较基本的BCH纠错码电路,立足于解决基于可重构FPGA核的设计的基本问题.课题的研究成果及其总结的一套ASR-FPGA进化硬件电路的设计方法对实际的进化硬件设计具有一定的实际指导意义,提出的基于专用类基核FPGA电路结构的研究方法为新型进化硬件的器件结构的设计也可提供一种借鉴.
上传时间: 2013-07-01
上传用户:myworkpost