虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

十进制计数器

  • FPGAcpld结构分析 fpga的EDA设计方法

    FPGAcpld结构分析 pga的EDA设计方法 fpga中的微程序设计 复杂可编程逻辑器件cpld专题讲座(Ⅴ)──cpld的应用和实现数字逻 一种使用fpga设计的DRAM控制器 用cpld器件实现24位同步计数器的设计

    标签: FPGAcpld fpga EDA 结构分析

    上传时间: 2013-08-10

    上传用户:yph853211

  • 制作CPLD电路实验板的方法及步骤

    本文详细介绍了制作电路板的方法及步骤.\r\n实验板的功能\r\n这个实验板可以做如下实验:\r\n1.可以进行运算器(加、减、乘和除法)、比较器、译码器、编码器、选择器、分配器和一般组合电路的实验\r\n2.可以进行触发器、寄存器、计数器和一般时序电路的实验\r\n3.可以进行频率计电路、时钟电路、计时电路、交通灯等复杂数字系统的实验\r\n4.加扩展板可以进行A/D、D/A、串行E2ROM和8031单片机等方面的实验\r\n

    标签: CPLD 电路 实验板

    上传时间: 2013-09-01

    上传用户:吾学吾舞

  • 有关Atmega8的protues的仿真部分

    有关Atmega8的protues的仿真部分,除前言外共六部分:\r\n1.基本IO的学习Led部分;\r\n2.基本IO:按键部分;\r\n3.外部中断;\r\n4.定时,计数器;\r\n5.串口通信;\r\n6.IIC通信。\r\n\r\n我是老杨,该文档的作者,这份文档是在学习单片机的时候写的,没有把计划写的写完,但这是当时写的最全的一份了。

    标签: Atmega8 protues 仿真

    上传时间: 2013-09-26

    上传用户:喵米米米

  • 基于可逆逻辑电路的脉冲分配器设计

    可逆逻辑电路能大幅度降低能耗,越来越受到研究人员重视。运用可逆逻辑电路对传统脉冲分配器进行可逆设计,并提供了物理实现方法。首先对传统的脉冲分配器中的触发器和计数器进行可逆设计,然后将传统脉冲分配器的中的计数器进行替换,最后将可逆计数器和译码器级联,从而构建可逆脉冲分配器。仿真结果表明实现了脉冲分配器的功能。

    标签: 可逆逻辑电路 脉冲分配器

    上传时间: 2013-11-02

    上传用户:zhangchu0807

  • 三态门总线传输电路的Multisim仿真方案

    基于探索仿真三态门总线传输电路的目的,采用Multisim10仿真软件对总线连接的三态门分时轮流工作时的波形进行了仿真实验测试,给出了仿真实验方案,即用Multisim仿真软件构成环形计数器产生各个三态门的控制信号、用脉冲信号源产生各个三态门不同输入数据信号,用Multisim仿真软件中的逻辑分析仪多踪同步显示各个三态门的控制信号、数据输入信号及总线输出信号波形,结论是仿真实验可直观形象地描述三态门总线传输电路的工作特性,所述方法的创新点是解决了三态门的工作波形无法用电子实验仪器进行分析验证的问题。

    标签: Multisim 三态门 总线传输 仿真

    上传时间: 2013-12-14

    上传用户:jackandlee

  • 四位数码管计数器仿真实现

    简单的方法

    标签: 数码管 仿真实现 计数器

    上传时间: 2014-12-23

    上传用户:leyesome

  • 篮球竞赛24s定时器设计

    用基本的计数器芯片和门电路完成定时器的设计。

    标签: 24s 竞赛 定时器

    上传时间: 2013-10-11

    上传用户:zjwangyichao

  • 利用看门狗提高系统可靠性

    看门狗是一个计数器,它需要在一定的看门狗延时周期内被清零,如果没有清零动作,看门狗电路将产生一个复位信号使系统重新启动或建立一个非屏蔽终端、执行故障恢复子程序。

    标签: 看门狗 可靠性

    上传时间: 2013-10-30

    上传用户:曹云鹏

  • 安芯一号规格书

    深联华集成电路有限公司推出一款防破解,堵漏洞的单片机,可以很好的保护到您的知识产权, 此单片机兼容51系列,且与51系列内置相似。我们产品的优势: 1.在同样振荡频率下,较之传统的8051芯片它具有运行更快,性能更优越的特性; 2.这些特性包括内置256字节RAM和2个16位定时器/计数器,1个UART和外 部中断INT0和INT1; 3.可兼容8052芯片的16位定时器/计数器(Timer2)。包括适合于程序和数据的 62K字节Flash存储器。 4.集成了EUART,SPI等标准通讯模块,还集成了具有内建比较功能的ADC,PWM定时器以及模拟比 较器(CMP)等模块; 5.内建看门狗定时器,采用低电压复位、低电压检测、振荡器失效检测等功能,提供了2种低功耗省电模式; 6.高达32位的密码生成器-1/50亿(1/1G)的破解概率; 7.白噪声密码,没有规律可循,加密后原厂也无法破解;每颗芯片都有自己的 密码,同样的密码不可重用; 8.程序有防盗措施,即使破解后获得芯片中的程序也是乱码。

    标签: 规格书

    上传时间: 2013-10-14

    上传用户:维子哥哥

  • Freescale XS128单片机ECT--计数器例程

    关于飞思卡尔智能车的ECT模块

    标签: Freescale 128 ECT XS

    上传时间: 2013-11-05

    上传用户:ecooo