虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

动态过程

  • 非接触式射频卡应用系统的研究与开发

    本课题在深入研究了射频卡的相关理论和技术的基础上,设计开发了一套完整的非接触式射频卡(收费)管理系统。本文首先结合国内外射频卡技术研究动态和发展趋势,简要介绍了非接触式射频技术的基本概况,从非接触式射频卡的系统组成结构入手,详细分析了射频卡系统的基本原理和其所涉及到的关键技术,接着本文着重分析了非接触式射频卡系统的软硬件开发设计思想,对硬件设计中的MCU和射频模块的特性进行了具体的介绍,对终端读写器各部分硬件(射频识别部分、显示电路、报警模块,485通讯模块等)的功能构造和电路设计进行了详细的分析,在硬件设计的基础上,详细阐述了终端读写器的软件设计过程,给出了终端读写器主程序和各功能模块的软件设计,并结合终端读写器的设计开发了射频卡管理系统作为上位机管理软件,对数据库管理和串口通信等作了详细的阐述。

    标签: 非接触式 射频卡 应用系统

    上传时间: 2013-11-13

    上传用户:pwcsoft

  • Cadance Allegro16.6破解过程详解

      Allegro16.6 破解过程详解   1. 安装 licensemanager ( 可以安装到任何盘 ) ,最后问选择 license 路径时,单击cancel ,然后finish ,安装完成后重新启动电脑。

    标签: Cadance Allegro 16.6 破解

    上传时间: 2013-10-20

    上传用户:netwolf

  • 反射式动态云纹法实验研究

    摘 要 在沙丁(Cranz2Schardin)机基础上,实现了反射式动态云纹测量法.该法可用于不透明模型的动态位移,应变及应力场的研究.关键词 反射式,动态云纹法

    标签: 反射式 动态 实验

    上传时间: 2014-12-31

    上传用户:我累个乖乖

  • 定时器控制数码管动态显示

    定时器控制数码管动态显示

    标签: 定时器 动态显示 控制 数码管

    上传时间: 2013-10-27

    上传用户:wutong

  • MAX7221控制数码管动态显示

    MAX7221控制数码管动态显示

    标签: 7221 MAX 控制 动态显示

    上传时间: 2013-10-08

    上传用户:star_in_rain

  • VB6.0动态加载ActiveX控件漫谈

    熟悉VB的朋友对使用ActiveX控件一定不会陌生,众多控件极大地方便了编程,但唯一的缺陷是不能动态加载控件,必须在设计时通过引用,将控件放置在窗体上。VB6.0已能够解决该问题,只是帮助中没有明确说明,并且没有描述到一些关键功能,由于以前的版本中可以动态创建进程外服务:如果对象是外部可创建的,可在 Set 语句中用 New 关键字、CreateObject 或 GetObject 从部件外面将对象引用赋予变量。如果对象是从属对象,则需使用高层对象的方法,在 Set 语句中指定一个对象引用:

    标签: ActiveX 6.0 VB 动态加载

    上传时间: 2014-01-26

    上传用户:taa123456

  • Cimatron E 7.0教程

    Cimatron E 7.0教程 使用Cimatron E 起草应用,建立部分或者组装图图表是可能的,由2D 风景组成。在画的每一个内有一条或更多床单,起草的符号和注释可能被增加并且编辑。 这些画图表包含象 起草标准那样的具体的特性,意见归因于,框架,模板等等。在各种各样的起草的概念将的这个练习过程中沿着边讨论Cimatron E的动态的能力。 1、打开一份起草的资料 Open up the Drafting application within Cimatron E. 2、现在起草应用的Cimatron 打开 资料在Cimatron E里使用起草被叫为一张画。 有一条床单的一张画被创造一份起草的资料自动创 造。 3、建立床单 一条床单包含一个一个模型,部分或者会议的2D 意见的布局。 除2D之外几何学建立使用 sketcher,起草符号,注释能被增加给床单。 无限的床单的数量能被归入一张画允许一象要求 的那样安排许多意见。

    标签: Cimatron 7.0 教程

    上传时间: 2014-12-31

    上传用户:13817753084

  • Orcad导入Pads过程

    Orcad导入Pads过程

    标签: Orcad Pads 过程

    上传时间: 2013-11-23

    上传用户:chongchongsunnan

  • Xilinx FPGA集成电路的动态老化试验

      3 FPGA设计流程   完整的FPGA 设计流程包括逻辑电路设计输入、功能仿真、综合及时序分析、实现、加载配置、调试。FPGA 配置就是将特定的应用程序设计按FPGA设计流程转化为数据位流加载到FPGA 的内部存储器中,实现特定逻辑功能的过程。由于FPGA 电路的内部存储器都是基于RAM 工艺的,所以当FPGA电路电源掉电后,内部存储器中已加载的位流数据将随之丢失。所以,通常将设计完成的FPGA 位流数据存于外部存储器中,每次上电自动进行FPGA电路配置加载。   4 FPGA配置原理    以Xilinx公司的Qpro Virtex Hi-Rel系列XQV100电路为例,FPGA的配置模式有四种方案可选择:MasterSerial Mode,Slave Serial Mode,Master selectMAPMode,Slave selectMAP Mode。配置是通过芯片上的一组专/ 复用引脚信号完成的,主要配置功能信号如下:   (1)M0、M1、M2:下载配置模式选择;   (2)CLK:配置时钟信号;   (3)DONE:显示配置状态、控制器件启动;

    标签: Xilinx FPGA 集成电路 动态老化

    上传时间: 2013-11-18

    上传用户:oojj

  • Cadance Allegro16.6破解过程详解

      Allegro16.6 破解过程详解   1. 安装 licensemanager ( 可以安装到任何盘 ) ,最后问选择 license 路径时,单击cancel ,然后finish ,安装完成后重新启动电脑。

    标签: Cadance Allegro 16.6 破解

    上传时间: 2013-11-11

    上传用户:sjb555