虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

动态规划

  • 天正建筑cad 8.0单机版破解版免费下载

    附件为天正建筑8.0单机版安装程序,内含天正建筑8.0单机版破解文件和天正注册机。 天正建筑8.0免费下载TArch 8采用了全新的开发技术,对软件技术核心进行了全面的提升,特别在自定义对象核心技术方面取得了革命性突破!传统的以自定义对象为基础的建筑软件每次大版本的升级都会造成文件格式不兼容,TArch8引入了动态数据扩展的技术解决方案,突破了这一限制。以这一开放性技术创新为基础,用户再也不需要为之后大版本升级的文件格式兼容问题而烦恼,同时,这也必将极大地促进设计行业图纸交流问题的解决。 天正建筑8.0是为 cad 2008 而准备的 计算机辅助设计而量身定制软件工具。是CAD更加强大。 软件功能设计的目标定位 天正建筑8.0应用专业对象技术,在三维模型与平面图同步完成的技术基础上,进一步满足建筑施工图需要反复修改的要求。 利用天正专业对象建模的优势,为规划设计的日照分析提供日照分析模型(如下图)和遮挡模型;为强制实施的建筑节能设计提供节能建筑分析模型。实现高效化、智能化、可视化始终是天正建筑CAD软件的开发目标。 自定义对象构造专业构件 天正建筑8.0开发了一系列自定义对象表示建筑专业构件,具有使用方便、通用性强的特点。例如各种墙体构件具有完整的几何和材质特征。可以像AutoCAD的普通图形对象一样进行操作, 可以用夹点随意拉伸改变几何形状,与门窗按相互关系智能联动(如下图),显著提高编辑效率。具有旧图转换的文件接口,可将TArch 3以下版本天正软件绘制的图形文件转换为新的对象格式,方便原有用户的快速升级。同时提供了图形导出命令的文件接口,可将TArch 8.0 新版本绘制的图形导出,作为下行专业条件图使用。

    标签: cad 8.0 单机

    上传时间: 2013-10-23

    上传用户:独孤求源

  • 基于FPGA部分动态可重构的信号解调系统的实现

        针对调制样式在不同环境下的变化,采用了FPGA部分动态可重构的新方法,通过对不同调制样式信号的解调模块的动态加载,来实现了不同环境下针对不同调制样式的解调。这种方式比传统的设计方式具有更高的灵活性、可扩展性,并减低了成本和功耗。该设计方案同时也介绍了FPGA部分动态可重构的概念和特点,可以对其它通信信号处理系统设计提供一定的参考。

    标签: FPGA 部分动态可重构 信号解调系统

    上传时间: 2013-10-22

    上传用户:liangliang123

  • 基于动态可重构FPGA的容错技术研究

    针对重构文件的大小、动态容错时隙的长短、实现的复杂性、模块间通信方式、冗余资源的比例与布局等关键问题进行了分析。并对一些突出问题,提出了基于算法和资源多级分块的解决方法,阐述了新方法的性能,及其具有的高灵活性高、粒度等参数可选择、重构布线可靠性高、系统工作频率有保障的优点。

    标签: FPGA 动态可重构 容错 技术研究

    上传时间: 2013-11-23

    上传用户:cylnpy

  • WP370 -采用智能时钟门控技术降低动态开关功耗

        赛灵思推出业界首款自动化精细粒度时钟门控解决方案,该解决方案可将 Virtex®-6 和 Spartan®-6 FPGA 设计方案的动态功耗降低高达 30%。赛灵思智能时钟门控优化可自动应用于整个设计,既无需在设计流程中添加更多新的工具或步骤,又不会改变现有逻辑或时钟,从而避免设计修改。此外,在大多数情况下,该解决方案都能保留时序结果。

    标签: 370 WP 智能时钟 动态

    上传时间: 2015-01-02

    上传用户:wutong

  • 充分利用IP以及拓扑规划提高PCB设计效率

    本文探讨的重点是PCB设计人员利用IP,并进一步采用拓扑规划和布线工具来支持IP,快速完成整个PCB设计。从图1可以看出,设计工程师的职责是通过布局少量必要元件、并在这些元件之间规划关键互连路径来获取IP。一旦获取到了IP,就可将这些IP信息提供给PCB设计人员,由他们完成剩余的设计。 图1:设计工程师获取IP,PCB设计人员进一步采用拓扑规划和布线工具支持IP,快速完成整个PCB设计。现在无需再通过设计工程师和PCB设计人员之间的交互和反复过程来获取正确的设计意图,设计工程师已经获取这些信息,并且结果相当精确,这对PCB设计人员来说帮助很大。在很多设计中,设计工程师和PCB设计人员要进行交互式布局和布线,这会消耗双方许多宝贵的时间。从以往的经历来看交互操作是必要的,但很耗时间,且效率低下。设计工程师提供的最初规划可能只是一个手工绘图,没有适当比例的元件、总线宽度或引脚输出提示。随着PCB设计人员参与到设计中来,虽然采用拓扑规划技术的工程师可以获取某些元件的布局和互连,不过,这个设计可能还需要布局其它元件、获取其它IO及总线结构和所有互连才能完成。PCB设计人员需要采用拓扑规划,并与经过布局的和尚未布局的元件进行交互,这样做可以形成最佳的布局和交互规划,从而提高PCB设计效率。随着关键区域和高密区域布局完成及拓扑规划被获取,布局可能先于最终拓扑规划完成。因此,一些拓扑路径可能必须与现有布局一起工作。虽然它们的优先级较低,但仍需要进行连接。因而一部分规划围绕布局后的元件产生了。此外,这一级规划可能需要更多细节来为其它信号提供必要的优先级。

    标签: PCB 利用IP 拓扑规划

    上传时间: 2014-01-14

    上传用户:lz4v4

  • 基于多表的动态查询模块设计与实现

    查询是信息管理系统中使用涉及用户最多使用最频繁的功能。为了提高用户查询的灵活性与查询效率,设计了基于多表的动态查询模块,使得用户可以自己选择查询数据项,动态组合查询条件。应用结果表明,该模块不仅提高了查询的灵活度与效率,而且增加了查询的信息量,用户的满意度达到了98% 以上。

    标签: 动态查询 模块设计

    上传时间: 2013-11-11

    上传用户:18165383642

  • 一个64位编码解码的动态连接库的例子

    一个64位编码解码的动态连接库的例子

    标签: 编码解码 动态连接库

    上传时间: 2015-01-05

    上传用户:frank1234

  • 本代码提供对动态数组的支持

    本代码提供对动态数组的支持,在内存中程序将数据分块存放,避免了大块内存的申请。同时,与普通的双向链表不同,本代码提供了对内部数据的快速索引,大大提高了数据访问速度

    标签: 代码 动态数组

    上传时间: 2015-01-07

    上传用户:lixinxiang

  • Check for loaded DLLs 检查装入的动态链接库(4KB)

    Check for loaded DLLs 检查装入的动态链接库(4KB)

    标签: loaded Check DLLs 4KB

    上传时间: 2015-01-07

    上传用户:wpwpwlxwlx

  • 路径规划

    路径规划

    标签: 路径规划

    上传时间: 2014-01-03

    上传用户:Divine