虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

功能<b>测试</b>

  • VIP专区-单片机源代码精选合集系列(26)

    eeworm.com VIP专区 单片机源码系列 26资源包含以下内容:1. AVR系列单片机C语言编程与应用实例.zip2. 单片机外围器件实用手册丛书.zip3. 8098单片机及其应用系统设计例题习题教程.zip4. AVR单片机原理及应用.zip5. 8051系列单片机应用手册.zip6. 8051双机通信简例.zip7. 8098单片机原理与应用.zip8. 8051系列单片机C程序设计完全手册全书.zip9. HJ-3G仿真开发板(51学习板)_protues电路图部分.rar10. 8098单片机实验教程.zip11. proteus使用说明(英文).pdf12. 基于AT89C51的智能电风扇调速器的设计.doc13. 单片机入门小制作_花样灯的控制.pdf14. MCS51-单片机组成与原理.zip15. 乐普编辑器.rar16. STC89C51RC-RD+_GUIDE-CHINESE.pdf17. 伟福6000单片机仿真软件.exe18. 单片机外围芯片中文资料.zip19. PIC单片机基础教程课件-第二章.ppt20. 40个单片机实验例子.pdf21. 一种基于单片机的电子秤模型实现.pdf22. 基于单片机的智能化多媒体电脑遥控装置的设计.zip23. 单片机原理及应用(第二版)电子教案.zip24. LY-51开发板原理图.rar25. 飞思卡尔软件应用与C语言编程要点.pdf26. 如何从_STM32F10xxx固件库_V2.0.3__升级为_STM32F10xxx标准外设库_V3.0.0.pdf27. C8051F单片机开发环境视频教程.rar28. 8086汇编语言指令集.doc29. 51单片机应用从零开始.pdf30. 基于单片机的多路数据采集系统设计毕业论文.doc31. Keil驱动.zip32. STM32F10x硬件开发使用入门.pdf33. PT2262/PT2272编解码集成电路介绍.doc34. dsPIC电机控制应用.pdf35. sql server 2008简体中文版官方下载.zip36. 实用公交车语音报站器.pdf37. LPC1768工程模板.rar38. 1602+24C08+4X4键盘密码锁.zip39. STC90C51RC-RD+_GUIDE-CHINESE.pdf40. 18B20测温1602LCD显示(STC单片机).zip41. 80C51单片机C语言常用模块子程序.doc42. 基于51单片机和DS18B20的数字温度计设计.doc43. IAR kegen PartA.exe44. 价值数万元的原创单片机和机器人技术资料.doc45. 串行接口LED驱动器MC14489及其C语言驱动程序.pdf46. Keil_lic-v3.2 注册机.exe47. 西电牛人总结的单片机原理.pdf48. OK51-POWER_sch单片机原理图.pdf49. 51单片机看门狗电路.doc50. 51单片机超声波测距C程序.doc51. Adobe dreamweaver cs5 序列号注册机.exe52. 最全的单片机全系列外围电路图.docx53. 基于51单片机的GPRS手机.pdf54. 易码最新单片机M151A_DS_V100数据手册.pdf55. 新编MCS-51单片机应用设计+张毅刚等编着+PDF电子书.pdf56. 微型计算机系统基本知识 单片机.doc57. 用AT89C51实现电话远程控制家用电器(PCB).doc58. 基于单片机的太阳能人数统计系统设计.zip59. 老郭十天学会单片机.zip60. STM8系列C语言入门指导.pdf61. 单片机创新实验板系统的设计与应用.zip62. 51新手破零学习001-课件.rar63. STM8编程手册.pdf64. 新型扫描程序.doc65. 外部中断控制多样跑马灯(仿真+程序).zip66. 基于STM32的双轮平衡车.pdf67. 二进制转换BCD码【加3移位法】.docx68. Verilog HDL的基本语法.pdf69. STM32引领微控制器市场的变革.pdf70. 怎么样学好AVR单片机方法详解.pdf71. 单片机原理及其接口技术(第3版).pdf72. AVR官方文档集合.rar73. 温度传感器程序.zip74. STC单片机程序下载问题汇总.doc75. c#入门经典第4版全书pdf.pdf76. CC2430多功能综合测试程序.zip77. STC-TOOL_STC单片机编译(汇编)编程(烧录)仿真工具说明书.pdf78. 基于AT89S52的防盗报警器设计.pdf79. PL2303下载STC专用驱动.zip80. 智能车底板原理图.pdf81. 4WD智能小车安装教程及程序.rar82. 微软MSCOMM32.OCX组件安装程序.rar83. Protues和keil联调.rar84. ATmega128熔丝位详解(中文版).pdf85. 单片机控制直流电机.pdf86. LCD12864显示汉字和数字(程序和电路).rar87. 如何用STM32官方库来开发自己的程序.pdf88. C函数速查手册全书下载.zip89. STM32野火经典教程.pdf90. C语言程序设计教程下载.zip91. 飞思卡尔8位单片机MC9S08QG8中文数据手册.pdf92. 12864液晶中文资料(电路,程序,图片).pdf93. VFD demo中文使用手册.pdf94. 数字钟设计论文数字时钟论文.doc95. c语言编程软件vc6.0使用教程_vc6.0怎么用.zip96. 基于AT89S51单片机的智能超声波避障小车.doc97. c语言编程软件vc6.0中文绿色版_vc6.0官方下载.zip98. 基于51单片机红外发射与接收C程序.doc99. xlisp单片机综合仿真实验仪使用手册pdf.pdf100. MSP430F13x14x14x1 Device Erratasheet (Rev. B).pdf

    标签: 数字图像处理 计算

    上传时间: 2013-07-16

    上传用户:eeworm

  • 可重构FPGA通讯纠错进化电路及其实现

    ASIC对产品成本和灵活性有一定的要求.基于MCU方式的ASIC具有较高的灵活性和较低的成本,然而抗干扰性和可靠性相对较低,运算速度也受到限制.常规ASIC的硬件具有速度优势和较高的可靠性及抗干扰能力,然而不是灵活性较差,就是成本较高.与传统硬件(CHW)相比,具有一定可配置特性的场可编程门阵列(FPGA)的出现,使建立在可再配置硬件基础上的进化硬件(EHW)成为智能硬件电路设计的一种新方法.作为进化算法和可编程器件技术相结合的产物,可重构FPGA的研究属于EHW的研究范畴,是研究EHW的一种具体的实现方法.论文认为面向分类的专用类可重构FPGA(ASR-FPGA)的研究,可使可重构电路粒度划分的针对性更强、设计更易实现.论文研究的可重构FPGA的BCH通讯纠错码进化电路是一类ASR-FPGA电路的具体方法,具有一定的实用价值.论文所做的工作主要包括:(1)BCH编译码电路的设计——求取实验用BCH码的生成多项式和校验多项式及其相应的矩阵并构造实验用BCH码;(2)建立基于可重构FPGA的基核——构造具有可重构特性的硬件功能单元,以此作为可重构BCH码电路的设计基础;(3)构造实现可重构BCH纠错码电路的方法——建立可重构纠错码硬件电路算法并进行实验验证;(4)在可重构纠错码电路基础上,构造进化硬件控制功能块的结构,完成各进化RLA控制模块的验证和实现.课题是将可重构BCH码的编译码电路的实现作为一类ASR-FPGA的研究目标,主要成果是根据可编程逻辑电路的特点,选择一种可编程树的电路模型,并将它作为可重构FPGA电路的基核T;通过对循环BCH纠错码的构造原理和电路结构的研究,将基核模型扩展为能满足纠错码电路需要的纠错码基本功能单元T;以T作为再划分的基本单元,对FPGA进行"格式化",使T规则排列在FPGA上,通过对T的控制端的不同配置来实现纠错码的各个功能单元;在可重构基核的基础上提出了纠错码重构电路的嵌套式GA理论模型,将嵌套式GA的染色体串作为进化硬件描述语言,通过转换为相应的VHDL语言描述以实现硬件电路;采用RLA模型的有限状态机FSM方式实现了可重构纠错码电路的EHW的各个控制功能块.在实验方面,利用Xilinx FPGA开发系统中的VHDL语言和电路图相结合的设计方法建立了循环纠错码基核单元的可重构模型,进行循环纠错BCH码的电路和功能仿真,在Xilinx公司的Virtex600E芯片进行了FPGA实现.课题在研究模型上选取的是比较基本的BCH纠错码电路,立足于解决基于可重构FPGA核的设计的基本问题.课题的研究成果及其总结的一套ASR-FPGA进化硬件电路的设计方法对实际的进化硬件设计具有一定的实际指导意义,提出的基于专用类基核FPGA电路结构的研究方法为新型进化硬件的器件结构的设计也可提供一种借鉴.

    标签: FPGA 可重构 通讯 纠错

    上传时间: 2013-07-01

    上传用户:myworkpost

  • 微电脑型数学演算式隔离传送器

    特点: 精确度0.1%满刻度 可作各式數學演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A|/ 16 BIT类比输出功能 输入与输出绝缘耐压2仟伏特/1分钟(input/output/power) 宽范围交直流兩用電源設計 尺寸小,穩定性高

    标签: 微电脑 数学演算 隔离传送器

    上传时间: 2014-12-23

    上传用户:ydd3625

  • 模块电源功能性参数指标及测试方法

      模块电源的电气性能是通过一系列测试来呈现的,下列为一般的功能性测试项目,详细说明如下: 电源调整率(Line Regulation) 负载调整率(Load Regulation) 综合调整率(Conmine Regulation) 输出涟波及杂讯(Ripple & Noise) 输入功率及效率(Input Power, Efficiency) 动态负载或暂态负载(Dynamic or Transient Response) 起动(Set-Up)及保持(Hold-Up)时间 常规功能(Functions)测试 1. 电源调整率   电源调整率的定义为电源供应器于输入电压变化时提供其稳定输出电压的能力。测试步骤如下:于待测电源供应器以正常输入电压及负载状况下热机稳定后,分别于低输入电压(Min),正常输入电压(Normal),及高输入电压(Max)下测量并记录其输出电压值。 电源调整率通常以一正常之固定负载(Nominal Load)下,由输入电压变化所造成其输出电压偏差率(deviation)的百分比,如下列公式所示:   [Vo(max)-Vo(min)] / Vo(normal) 2. 负载调整率   负载调整率的定义为开关电源于输出负载电流变化时,提供其稳定输出电压的能力。测试步骤如下:于待测电源供应器以正常输入电压及负载状况下热机稳定后,测量正常负载下之输出电压值,再分别于轻载(Min)、重载(Max)负载下,测量并记录其输出电压值(分别为Vo(max)与Vo(min)),负载调整率通常以正常之固定输入电压下,由负载电流变化所造成其输出电压偏差率的百分比,如下列公式所示:   [Vo(max)-Vo(min)] / Vo(normal)    3. 综合调整率   综合调整率的定义为电源供应器于输入电压与输出负载电流变化时,提供其稳定输出电压的能力。这是电源调整率与负载调整率的综合,此项测试系为上述电源调整率与负载调整率的综合,可提供对电源供应器于改变输入电压与负载状况下更正确的性能验证。 综合调整率用下列方式表示:于输入电压与输出负载电流变化下,其输出电压之偏差量须于规定之上下限电压范围内(即输出电压之上下限绝对值以内)或某一百分比界限内。 4. 输出杂讯   输出杂讯(PARD)系指于输入电压与输出负载电流均不变的情况下,其平均直流输出电压上的周期性与随机性偏差量的电压值。输出杂讯是表示在经过稳压及滤波后的直流输出电压上所有不需要的交流和噪声部份(包含低频之50/60Hz电源倍频信号、高于20 KHz之高频切换信号及其谐波,再与其它之随机性信号所组成)),通常以mVp-p峰对峰值电压为单位来表示。   一般的开关电源的规格均以输出直流输出电压的1%以内为输出杂讯之规格,其频宽为20Hz到20MHz。电源实际工作时最恶劣的状况(如输出负载电流最大、输入电源电压最低等),若电源供应器在恶劣环境状况下,其输出直流电压加上杂讯后之输出瞬时电压,仍能够维持稳定的输出电压不超过输出高低电压界限情形,否则将可能会导致电源电压超过或低于逻辑电路(如TTL电路)之承受电源电压而误动作,进一步造成死机现象。   同时测量电路必须有良好的隔离处理及阻抗匹配,为避免导线上产生不必要的干扰、振铃和驻波,一般都采用双同轴电缆并以50Ω于其端点上,并使用差动式量测方法(可避免地回路之杂讯电流),来获得正确的测量结果。 5. 输入功率与效率   电源供应器的输入功率之定义为以下之公式:   True Power = Pav(watt) = Vrms x Arms x Power Factor 即为对一周期内其输入电压与电流乘积之积分值,需注意的是Watt≠VrmsArms而是Watt=VrmsArmsxP.F.,其中P.F.为功率因素(Power Factor),通常无功率因素校正电路电源供应器的功率因素在0.6~0.7左右,其功率因素为1~0之间。   电源供应器的效率之定义为为输出直流功率之总和与输入功率之比值。效率提供对电源供应器正确工作的验证,若效率超过规定范围,即表示设计或零件材料上有问题,效率太低时会导致散热增加而影响其使用寿命。 6. 动态负载或暂态负载   一个定电压输出的电源,于设计中具备反馈控制回路,能够将其输出电压连续不断地维持稳定的输出电压。由于实际上反馈控制回路有一定的频宽,因此限制了电源供应器对负载电流变化时的反应。若控制回路输入与输出之相移于增益(Unity Gain)为1时,超过180度,则电源供应器之输出便会呈现不稳定、失控或振荡之现象。实际上,电源供应器工作时的负载电流也是动态变化的,而不是始终维持不变(例如硬盘、软驱、CPU或RAM动作等),因此动态负载测试对电源供应器而言是极为重要的。可编程序电子负载可用来模拟电源供应器实际工作时最恶劣的负载情况,如负载电流迅速上升、下降之斜率、周期等,若电源供应器在恶劣负载状况下,仍能够维持稳定的输出电压不产生过高激(Overshoot)或过低(Undershoot)情形,否则会导致电源之输出电压超过负载组件(如TTL电路其输出瞬时电压应介于4.75V至5.25V之间,才不致引起TTL逻辑电路之误动作)之承受电源电压而误动作,进一步造成死机现象。 7. 启动时间与保持时间   启动时间为电源供应器从输入接上电源起到其输出电压上升到稳压范围内为止的时间,以一输出为5V的电源供应器为例,启动时间为从电源开机起到输出电压达到4.75V为止的时间。   保持时间为电源供应器从输入切断电源起到其输出电压下降到稳压范围外为止的时间,以一输出为5V的电源供应器为例,保持时间为从关机起到输出电压低于4.75V为止的时间,一般值为17ms或20ms以上,以避免电力公司供电中于少了半周或一周之状况下而受影响。    8. 其它 在电源具备一些特定保护功能的前提下,还需要进行保护功能测试,如过电压保护(OVP)测试、短路保护测试、过功保护等

    标签: 模块电源 参数 指标 测试方法

    上传时间: 2013-10-22

    上传用户:zouxinwang

  • 微电脑型数学演算式双输出隔离传送器

    特点(FEATURES) 精确度0.1%满刻度 (Accuracy 0.1%F.S.) 可作各式数学演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A| (Math functioA+B/A-B/AxB/A/B/A&B(Hi&Lo)/|A|/etc.....) 16 BIT 类比输出功能(16 bit DAC isolating analog output function) 输入/输出1/输出2绝缘耐压2仟伏特/1分钟(Dielectric strength 2KVac/1min. (input/output1/output2/power)) 宽范围交直流两用电源设计(Wide input range for auxiliary power) 尺寸小,稳定性高(Dimension small and High stability)

    标签: 微电脑 数学演算 输出 隔离传送器

    上传时间: 2013-11-24

    上传用户:541657925

  • TLC2543 中文资料

    TLC2543是TI公司的12位串行模数转换器,使用开关电容逐次逼近技术完成A/D转换过程。由于是串行输入结构,能够节省51系列单片机I/O资源;且价格适中,分辨率较高,因此在仪器仪表中有较为广泛的应用。 TLC2543的特点 (1)12位分辩率A/D转换器; (2)在工作温度范围内10μs转换时间; (3)11个模拟输入通道; (4)3路内置自测试方式; (5)采样率为66kbps; (6)线性误差±1LSBmax; (7)有转换结束输出EOC; (8)具有单、双极性输出; (9)可编程的MSB或LSB前导; (10)可编程输出数据长度。 TLC2543的引脚排列及说明    TLC2543有两种封装形式:DB、DW或N封装以及FN封装,这两种封装的引脚排列如图1,引脚说明见表1 TLC2543电路图和程序欣赏 #include<reg52.h> #include<intrins.h> #define uchar unsigned char #define uint unsigned int sbit clock=P1^0; sbit d_in=P1^1; sbit d_out=P1^2; sbit _cs=P1^3; uchar a1,b1,c1,d1; float sum,sum1; double  sum_final1; double  sum_final; uchar duan[]={0x3f,0x06,0x5b,0x4f,0x66,0x6d,0x7d,0x07,0x7f,0x6f}; uchar wei[]={0xf7,0xfb,0xfd,0xfe};  void delay(unsigned char b)   //50us {           unsigned char a;           for(;b>0;b--)                     for(a=22;a>0;a--); }  void display(uchar a,uchar b,uchar c,uchar d) {    P0=duan[a]|0x80;    P2=wei[0];    delay(5);    P2=0xff;    P0=duan[b];    P2=wei[1];    delay(5);   P2=0xff;   P0=duan[c];   P2=wei[2];   delay(5);   P2=0xff;   P0=duan[d];   P2=wei[3];   delay(5);   P2=0xff;   } uint read(uchar port) {   uchar  i,al=0,ah=0;   unsigned long ad;   clock=0;   _cs=0;   port<<=4;   for(i=0;i<4;i++)  {    d_in=port&0x80;    clock=1;    clock=0;    port<<=1;  }   d_in=0;   for(i=0;i<8;i++)  {    clock=1;    clock=0;  }   _cs=1;   delay(5);   _cs=0;   for(i=0;i<4;i++)  {    clock=1;    ah<<=1;    if(d_out)ah|=0x01;    clock=0; }   for(i=0;i<8;i++)  {    clock=1;    al<<=1;    if(d_out) al|=0x01;    clock=0;  }   _cs=1;   ad=(uint)ah;   ad<<=8;   ad|=al;   return(ad); }  void main()  {   uchar j;   sum=0;sum1=0;   sum_final=0;   sum_final1=0;    while(1)  {              for(j=0;j<128;j++)          {             sum1+=read(1);             display(a1,b1,c1,d1);           }            sum=sum1/128;            sum1=0;            sum_final1=(sum/4095)*5;            sum_final=sum_final1*1000;            a1=(int)sum_final/1000;            b1=(int)sum_final%1000/100;            c1=(int)sum_final%1000%100/10;            d1=(int)sum_final%10;            display(a1,b1,c1,d1);           }         } 

    标签: 2543 TLC

    上传时间: 2013-11-19

    上传用户:shen1230

  • 采用高速串行收发器Rocket I/O实现数据率为2.5 G

    摘要: 串行传输技术具有更高的传输速率和更低的设计成本, 已成为业界首选, 被广泛应用于高速通信领域。提出了一种新的高速串行传输接口的设计方案, 改进了Aurora 协议数据帧格式定义的弊端, 并采用高速串行收发器Rocket I/O, 实现数据率为2.5 Gbps的高速串行传输。关键词: 高速串行传输; Rocket I/O; Aurora 协议 为促使FPGA 芯片与串行传输技术更好地结合以满足市场需求, Xilinx 公司适时推出了内嵌高速串行收发器RocketI/O 的Virtex II Pro 系列FPGA 和可升级的小型链路层协议———Aurora 协议。Rocket I/O支持从622 Mbps 至3.125 Gbps的全双工传输速率, 还具有8 B/10 B 编解码、时钟生成及恢复等功能, 可以理想地适用于芯片之间或背板的高速串行数据传输。Aurora 协议是为专有上层协议或行业标准的上层协议提供透明接口的第一款串行互连协议, 可用于高速线性通路之间的点到点串行数据传输, 同时其可扩展的带宽, 为系统设计人员提供了所需要的灵活性[4]。但该协议帧格式的定义存在弊端,会导致系统资源的浪费。本文提出的设计方案可以改进Aurora 协议的固有缺陷,提高系统性能, 实现数据率为2.5 Gbps 的高速串行传输, 具有良好的可行性和广阔的应用前景。

    标签: Rocket 2.5 高速串行 收发器

    上传时间: 2013-11-06

    上传用户:smallfish

  • LTE基站误码率测试方法和测试平台设计

    LTE基站误码率测试是基站射频测试中最为关键的测试项目之一,提出一种快速、高效的测试方法和测试架构。该方案采用基站射频板作为数据采集卡、完成上行链路的解调和模拟信号转换成I/Q数据功能,利用ADS、MATLAB搭建上行信道的同步、解码功能。测试表明该方案的测试精度达到 0.2dB,完全满足研发和生产中测试上行相关射频指标的功能需求, 同时本设计还具有开发周期短、投资成本低,操作简便、很强的跨系统移植能力。

    标签: LTE 基站 误码率 测试方法

    上传时间: 2013-11-17

    上传用户:xhwst

  • 采用高速串行收发器Rocket I/O实现数据率为2.5 G

    摘要: 串行传输技术具有更高的传输速率和更低的设计成本, 已成为业界首选, 被广泛应用于高速通信领域。提出了一种新的高速串行传输接口的设计方案, 改进了Aurora 协议数据帧格式定义的弊端, 并采用高速串行收发器Rocket I/O, 实现数据率为2.5 Gbps的高速串行传输。关键词: 高速串行传输; Rocket I/O; Aurora 协议 为促使FPGA 芯片与串行传输技术更好地结合以满足市场需求, Xilinx 公司适时推出了内嵌高速串行收发器RocketI/O 的Virtex II Pro 系列FPGA 和可升级的小型链路层协议———Aurora 协议。Rocket I/O支持从622 Mbps 至3.125 Gbps的全双工传输速率, 还具有8 B/10 B 编解码、时钟生成及恢复等功能, 可以理想地适用于芯片之间或背板的高速串行数据传输。Aurora 协议是为专有上层协议或行业标准的上层协议提供透明接口的第一款串行互连协议, 可用于高速线性通路之间的点到点串行数据传输, 同时其可扩展的带宽, 为系统设计人员提供了所需要的灵活性[4]。但该协议帧格式的定义存在弊端,会导致系统资源的浪费。本文提出的设计方案可以改进Aurora 协议的固有缺陷,提高系统性能, 实现数据率为2.5 Gbps 的高速串行传输, 具有良好的可行性和广阔的应用前景。

    标签: Rocket 2.5 高速串行 收发器

    上传时间: 2013-10-13

    上传用户:lml1234lml

  • 一:需求分析 1. 问题描述 魔王总是使用自己的一种非常精练而抽象的语言讲话,没人能听懂,但他的语言是可逐步解释成人能听懂的语言,因为他的语言是由以下两种形式的规则由人的语言逐步抽象上去的: -

    一:需求分析 1. 问题描述 魔王总是使用自己的一种非常精练而抽象的语言讲话,没人能听懂,但他的语言是可逐步解释成人能听懂的语言,因为他的语言是由以下两种形式的规则由人的语言逐步抽象上去的: ----------------------------------------------------------- (1) a---> (B1)(B2)....(Bm) (2)[(op1)(p2)...(pn)]---->[o(pn)][o(p(n-1))].....[o(p1)o] ----------------------------------------------------------- 在这两种形式中,从左到右均表示解释.试写一个魔王语言的解释系统,把 他的话解释成人能听得懂的话. 2. 基本要求: 用下述两条具体规则和上述规则形式(2)实现.设大写字母表示魔王语言的词汇 小写字母表示人的语言的词汇 希腊字母表示可以用大写字母或小写字母代换的变量.魔王语言可含人的词汇. (1) B --> tAdA (2) A --> sae 3. 测试数据: B(ehnxgz)B 解释成 tsaedsaeezegexenehetsaedsae若将小写字母与汉字建立下表所示的对应关系,则魔王说的话是:"天上一只鹅地上一只鹅鹅追鹅赶鹅下鹅蛋鹅恨鹅天上一只鹅地上一只鹅". | t | d | s | a | e | z | g | x | n | h | | 天 | 地 | 上 | 一只| 鹅 | 追 | 赶 | 下 | 蛋 | 恨 |

    标签: 语言 抽象

    上传时间: 2014-12-02

    上传用户:jkhjkh1982