用VHDL编写的一个出租车计费器,起步6元计2公里,此后每半公里计0.8元,停车等待每2.5分计0.8元。通过仿真,但未下载到CPLD测试
标签: VHDL 编写 出租车计费器
上传时间: 2013-12-24
上传用户:caixiaoxu26
介绍了基于FPGA的多功能计程车计价器的电路设计。该设计采用了可编程逻辑器件FPGA的ASIC设计,并基于超高速硬件描述语言VHDL在Xilinx公司的SpartanⅡ系列的2sc200PQ208-5芯片上编程实现了整个系统的控制部分,整个自动控制系统由四个模块构成:秒分频模块、控制模块、计量模块和译码显示模块。该设计不仅仅实现了显示计程车计费的功能,其多功能表现在它可以通过选择键选择显示计程车累计走的总路程和乘客乘载的时间。计时、计程、计费准确可靠,应用于实际当中有较好的实用价值和较高的可行性
标签: FPGA ASIC 多功能 可编程逻辑器件
上传时间: 2015-10-24
上传用户:偷心的海盗
《出租车计费器》绝对好用的EDA程序!已经通过测试!VHDL语言编写
标签: VHDL EDA 出租车计费器 程序
上传时间: 2015-10-25
上传用户:hj_18
verilog HDL编写的出租车计费系统
标签: verilog HDL 编写 出租车计费系统
上传时间: 2015-11-20
上传用户:nanshan
出租车模型论文为国内数学建模的试题论文.该论文获国家一等奖.
标签: 论文 出租车 模型 数学建模
上传时间: 2013-12-23
上传用户:qb1993225
这是驱动出租车开票打印机的程序,特殊之处是在留有足够余量的情况下,提高了打印密度让一行打印更多的字符
标签: 驱动 出租车 打印机 程序
上传时间: 2015-12-08
上传用户:cmc_68289287
摘 要:以上海地区的出租车计费器为例,利用Verilog HDL语言设计了出租车计费器,使其具有时间 显示、计费以及模拟出租车启动、停止、复位等功能,并设置了动态扫描电路显示车费和对应时间,显示 了硬件描述语言Verilog—HDL设计数字逻辑电路的优越性。源程序经MAX+PLUS Ⅱ软件调试、优 化,下载到EPF1OK10TC144—3芯片中,可应用于实际的出租车收费系统。 关键词:Verilog HDL;电子自动化设计;硬件描述语言;MAX+PLUSⅡ
标签: 海 出租车计费器
上传时间: 2014-12-06
上传用户:bakdesec
本电路设计的计价器不但能实现基本的计价,而且还能根据白天、黑夜、中途等待来调节单价,同时在不计价的时候还能作为时钟为司机同志提供方便。
标签: 电路设计 计价器 计价
上传时间: 2014-01-14
上传用户:liglechongchong
出租车管理企业,适合管理出租车的代理公司。海宏软件。
标签: 出租车
上传时间: 2014-01-08
上传用户:小草123
基于vhdl语言的出租车计费源代码及仿真
标签: vhdl 语言 出租车 仿真
上传时间: 2013-12-22
上传用户:ggwz258