北京大学编译原理讲义 什麽是编译 编译器的逻辑结构(工作阶段) 编译器各阶段的工作 编译器的组织 编译器的设计 学习本课程应注意的问题 教材和参考书
上传时间: 2014-11-27
上传用户:xaijhqx
nRF2401无线传输模块和凌阳的61板结合进行语音遥控
上传时间: 2013-12-21
上传用户:silenthink
输煤程控逻辑设计,PLC源代码,请大家执政有声么问题
上传时间: 2013-12-29
上传用户:songyue1991
将逻辑相关的 PL/SQL 类型、对象和子程序进行分组的数据库对象
上传时间: 2013-12-17
上传用户:lunshaomo
《3D游戏程序设计入门》(翁云兵)中的各章原代码。
上传时间: 2015-08-29
上传用户:refent
cadence清华讲义,用于cadence开发芯片逻辑
上传时间: 2014-01-16
上传用户:zhoujunzhen
可编程逻辑接口8255并行接口芯片的vhdl描述
上传时间: 2014-01-23
上传用户:wweqas
逻辑分析仪 PC发送到单片机的命令共7个字节: 第一字节是触发信号,每bit对应一路信号,1为高电平触发,0为低电平触发; 第二字节是触发有效信号,每bit对应一路信号,1为忽略,0为有效; 第三、四字节是采样时间,对应如下: 2us=0x0402,5us=0x0a02,10us=0x1402,10us=0x2802,50us=0x6402,100us=0xc802,200us=0x3203,500us=0x7d03,1ms=0xfa03,2ms=0x7d04,4ms=0xfa04,8ms=0x7d05,16ms=0xfa05; 第五、六字节是一样的,为预触发:8=0%,7=12.5%,6=25%,5=37.5%,4=50%,3=62.5%,2=75%,1=87.5% 第七字节为模式,0=普通模式;1=外部时钟,上升延;2=外部时钟,下降延;3=外部触发,上升延;4=外部触发,下降延;5=静态模式;6没有查到,不知道是什么;7为测试模式的二进制信号;8为测试模式的AA、55;9为测试模式的清零。
上传时间: 2013-12-12
上传用户:luke5347
系统介绍了英飞凌C167芯片,为系统开发人员做为参考
上传时间: 2014-01-09
上传用户:gaojiao1999
基于凌阳单片机的闪存的读写操作。是使用汇编语言实现的程序
上传时间: 2014-01-23
上传用户:wfl_yy