关于数字锁相环的一点东西
关于数字锁相环的一点东西,可以下来看看\r\n...
关于数字锁相环的一点东西,可以下来看看\r\n...
Verilog实现的DDS正弦信号发生器和测频测相模块,DDS模块可产生两路频率和相位差均可预置调整的值正弦波,频率范围为20Hz-5MHz,相位范围为0°-359°,测量的数据通过引脚传输给单片机,单片机进行计算和显示。...
用allegro画的ddr存储器电路。六层板设计,很好的参考资料...
proteus教程全集发布(六)----此全集基本上汇集了网络上大部分的教程、资料(isis,ares),是学习proteus的好帮手,成为proteus高手尽在此全集中.让你爽个够...
意法半导体静电计单相组合解决方案 图 意法半导体静电计单相组合解决方案...