虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

全数字

  • 标准数字电路-4000-CMOS-全系列数据手册-中文-.pdf

    专辑类-器件数据手册专辑-120册-2.15G 标准数字电路-4000-CMOS-全系列数据手册-中文-.pdf

    标签: 4000 CMOS 标准数字

    上传时间: 2013-06-16

    上传用户:long14578

  • 标准数字电路-54-74-TTL-全系列数据手册-中文-795页-26.9M.pdf

    专辑类-器件数据手册专辑-120册-2.15G 标准数字电路-54-74-TTL-全系列数据手册-中文-795页-26.9M.pdf

    标签: 26.9 TTL 795

    上传时间: 2013-04-24

    上传用户:y307115118

  • 标准数字电路-54-74HC全系列高速CMOS数据手册-中文-.pdf

    专辑类-器件数据手册专辑-120册-2.15G 标准数字电路-54-74HC全系列高速CMOS数据手册-中文-.pdf

    标签: CMOS 54 74

    上传时间: 2013-06-12

    上传用户:t1213121

  • 基于嵌入式实时操作系统的全网络化数字保护装置的研究.rar

    随着电力系统自动化水平的提高以及新的变电站通信标准IEC61850的正式颁布,研究新型数字保护装置已经变的刻不容缓。本论文围绕设计和研制一套能符合IEC61850标准下变电站应用的新型数字保护装置这一课题,主要研究以太网通信在数字保护中应用的可行性并参与设计基于双网冗余的高速以太网通信网络的网络化数字保护平台,在基于网络化数字保护平台上移植嵌入式操作系统Vxworks,讨论基于VxWorks的微机保护任务的划分并详细介绍了实现馈线保护的功能和试验测试结果。 论文开始概述了目前国内外数字继电保护产品技术的发展现状并简单分析了变电站自动化通信网络和系统标准IEC61850,对未来保护装置发展趋势进行了展望,明确了微机继电保护装置网络化、平台化、标准化的发展方向。本课题组研制的网络化数字保护装置则充分的考虑了IEC61850标准分层的意义和未来变电站自动化系统发展的必然趋势,其研究对变电站改造和建设符合lEC61850标准的变电站自动化系统有重要意义。 论文首先分析数字式继电保护装置硬件平台的发展过程,介绍了基于以太网通信技术的通用网络化数字保护硬件平台设计构想,并说明了全网络化数字保护平台的优点。全网络化数字保护平台采用模件化设计,整个装置具体功能模件包括交流变换模件、数据采集模件、数据计算和逻辑处理模件、开入开出模件、以太网Hub模件、电源模件以及人机接口模件。 其次,概述以太网通信技术的发展和技术特点,并分析以太网通信技术应用于变电站自动化系统的可行性。根据提高以太网通信实时性的研究现状,介绍双网冗余高速以太网通信方案的实现,特别详细阐述了基于以太网控制芯片LAN91Clll的以太网通信接口的设计,给出LAN91C111的初始化、以太网通信发送模块以及以太网通信中断接受模块的流程。 再次,分析了在继电保护产品软件系统中应用前后台系统和嵌入式实时操作系统的区别,阐明在继电保护硬件平台上应用嵌入式实时操作系统VxWorks的优势。并重点阐述在嵌入式处理器AT91RM9200上移植VxWorks实时操作系统的过程。 论文分析了数字继电保护软件任务划分的基本原则,合理划分数字保护的任务和任务优先级,并通过调试工具WindView验证任务调度的正确性。详细的介绍网络化数字保护平台上实现馈线保护的具体功能和保护逻辑,最后通过试验测试,证明装置各项性能优越。 最后,对本论文所开展的工作作了总结,并对进一步研究的方向进行了展望。

    标签: 嵌入式 实时操作系统 保护装置

    上传时间: 2013-04-24

    上传用户:jiiszha

  • 基于FPGA的全同步数字频率计的设计.rar

    频率是电子技术领域内的一个基本参数,同时也是一个非常重要的参数。稳定的时钟在高性能电子系统中有着举足轻重的作用,直接决定系统性能的优劣。随着电子技术的发展,测频系统使用时钟的提高,测频技术有了相当大的发展,但不管是何种测频方法,±1个计数误差始终是限制测频精度进一步提高的一个重要因素。 本设计阐述了各种数字测频方法的优缺点。通过分析±1个计数误差的来源得出了一种新的测频方法:检测被测信号,时基信号的相位,当相位同步时开始计数,相位再次同步时停止计数,通过相位同步来消除计数误差,然后再通过运算得到实际频率的大小。根据M/T法的测频原理,已经出现了等精度的测频方法,但是还存在±1的计数误差。因此,本文根据等精度测频原理中闸门时间只与被测信号同步,而不与标准信号同步的缺点,通过分析已有等精度澳孽频方法所存在±1个计数误差的来源,采用了全同步的测频原理在FPGA器件上实现了全同步数字频率计。根据全同步数字频率计的测频原理方框图,采用VHDL语言,成功的编写出了设计程序,并在MAX+PLUS Ⅱ软件环境中,对编写的VHDL程序进行了仿真,得到了很好的效果。最后,又讨论了全同步频率计的硬件设计并给出了电路原理图和PCB图。对构成全同步数字频率计的每一个模块,给出了较详细的设计方法和完整的程序设计以及仿真结果。

    标签: FPGA 数字频率计

    上传时间: 2013-06-05

    上传用户:wys0120

  • 基于FPGA的全同步数字频率计的设计

    频率是电子技术领域内的一个基本参数,同时也是一个非常重要的参数。稳定的时钟在高性能电子系统中有着举足轻重的作用,直接决定系统性能的优劣。随着电子技术的发展,测频系统使用时钟的提高,测频技术有了相当大的发展,但不管是何种测频方法,±1个计数误差始终是限制测频精度进一步提高的一个重要因素。 本设计阐述了各种数字测频方法的优缺点。通过分析±1个计数误差的来源得出了一种新的测频方法:检测被测信号,时基信号的相位,当相位同步时开始计数,相位再次同步时停止计数,通过相位同步来消除计数误差,然后再通过运算得到实际频率的大小。根据M/T法的测频原理,已经出现了等精度的测频方法,但是还存在±1的计数误差。因此,本文根据等精度测频原理中闸门时间只与被测信号同步,而不与标准信号同步的缺点,通过分析已有等精度澳孽频方法所存在±1个计数误差的来源,采用了全同步的测频原理在FPGA器件上实现了全同步数字频率计。根据全同步数字频率计的测频原理方框图,采用VHDL语言,成功的编写出了设计程序,并在MAX+PLUS Ⅱ软件环境中,对编写的VHDL程序进行了仿真,得到了很好的效果。最后,又讨论了全同步频率计的硬件设计并给出了电路原理图和PCB图。对构成全同步数字频率计的每一个模块,给出了较详细的设计方法和完整的程序设计以及仿真结果。

    标签: FPGA 数字频率计

    上传时间: 2013-04-24

    上传用户:qqoqoqo

  • 用VHDL编写的8位全加器,数字分频器等程序

    用VHDL编写的8位全加器,数字分频器等程序

    标签: VHDL 8位 编写 全加器

    上传时间: 2013-12-16

    上传用户:ztj182002

  • 公交语音(全)提示包括(I2C驱动程序)(数字显示程序)

    公交语音(全)提示包括(I2C驱动程序)(数字显示程序)

    标签: I2C 语音 数字显示 程序

    上传时间: 2015-06-19

    上传用户:wanqunsheng

  • 数字信号处理器在三相无刷直流电机、三相全控整流电路在线检测、数字变频启动控制系统的应用

    数字信号处理器在三相无刷直流电机、三相全控整流电路在线检测、数字变频启动控制系统的应用

    标签: 三相 数字信号处理器 全控整流 在线检测

    上传时间: 2016-01-04

    上传用户:924484786

  • 各种电子器件管脚图,THD-1型数字电路实验箱简介,门电路及参数测试,半加器、全加器,数据选择器,数码比较器,译码器和数码显示器,锁存器和触发器,中规模计数器,双向移位寄存器,三态门和数据总线,半导体

    各种电子器件管脚图,THD-1型数字电路实验箱简介,门电路及参数测试,半加器、全加器,数据选择器,数码比较器,译码器和数码显示器,锁存器和触发器,中规模计数器,双向移位寄存器,三态门和数据总线,半导体存储器,多谐振荡器,单稳态触发器,CMOS门电路及集成施密特触发器,集成数模转换器(DAC),逐次渐进型模数转换器(ADC)

    标签: THD 电子器件 数字电路 实验箱

    上传时间: 2013-12-19

    上传用户:heart520beat