基于CPLD的光积分时间可调线阵CCD驱动电路设计
标签: CPLD CCD 积分时间 电路设计
上传时间: 2013-08-15
上传用户:lalalal
:针对现场可编程门阵列(FPGA)芯片的特点,研究FPGA中双向端口I/O的设计,同时给出仿真初始化双向端口I/O的方法。采用这种双向端口的设计方法,选用Xilinx的Spartan2E芯片设计一个多通道图像信号处理系统。
标签: FPGA 双向端口
上传时间: 2013-08-17
上传用户:xiaoyunyun
介绍了3DES加密算法的原理并详尽描述了该算法的FPGA设计实现。采用了状态机和流水线技术,使得在面积和速度上达到最佳优化;添加了输入和输出接口的设计以增强该算法应用的灵活性。各模块均用硬件描述语言实现,最终下载到FPGA芯片Stratix EP1S25F780C5中。
标签: 3DES FPGA 加密算法 算法
上传时间: 2013-08-20
上传用户:HGH77P99
有限状态机的设计\\r\\n包括仿真文件以及sof文件
标签: sof 有限状态机 仿真
上传用户:18752787361
真序扩频通信系统的SYSTEMVIEW信真及其FPGA实现发送端设计
标签: SYSTEMVIEW FPGA 发送
上传时间: 2013-08-28
上传用户:debuchangshi
USB、串口、并口是PC机和外设进行通讯的常用接口,但对于数据量大的图像来说,若利用串行RS-232协议进行数据采集,速度不能达到图像数据采集所需的要求;而用USB进行数据采集,虽能满足所需速度,但要求外设必须支持USB协议,而USB协议与常用工程软件的接口还不普及,给使用带来困难。有些用户为了利用标准并行口(SPP)进行数据采集,但SPP协议的150kb/s传输率对于图像数据采集,同样显得太低。因此,为了采集数据量大的图像数据,本文采用了具有较高传输速率的增强型并行口协议(EPP)和FPGA,实现对OV
标签: USB PC机 串口 并口
上传时间: 2013-08-31
上传用户:wsf950131
cpld与单片机8051的通信的设计方法 以及cpld和单片机的端口对应
标签: cpld 8051 单片机 通信
上传时间: 2013-09-01
上传用户:wettetw
FPGAadvantage61Crack.rar is for MentorGraphics高端设计工具FPGAAdvantage
标签: FPGAAdvantage 高端 设计工具
上传时间: 2013-09-03
上传用户:黄蛋的蛋黄
有关FPGA中状态机开发的文章,内容很经典的,有开发例程。对硬件设计工程师比较有用
标签: FPGA 状态
上传用户:steveng
工作原理:\r\n 脉冲输入,记录30个脉冲的间隔时间(总时间),LED显示出来,牵涉到数码管的轮流点亮,以及LED的码。输入端口一定要用个\r\n74LS14整一下,图上没有。数码管使用共阴数码管。MAXPLUS编译。\r\n测试时将光电门的信号端一块连接到J2口的第三管脚,同时第一管脚为地,应该与光电门的地连接(共地)。\r\n开始测试:\r\n 按下按键,应该可以见到LED被点亮,指示可以开始转动转动惯量盘,等遮光片遮挡30次光电门后,\r\n LED熄灭,数码管有数字显示,此为时间值,单位为秒,与
标签: CPLD LED 控制 数码管
上传时间: 2013-09-05
上传用户:123454