虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

信号采集系统

  • 面向舰艇通用数据采集的协议转换器的设计与测试

    针对目前舰艇系统通用数据采集需要,设计了一种基于DSP的协议转换器。克服了目前由于舰艇作战系统使用接口协议多样而造成通用性差的问题。通过在实验室环境下的组建数据采集系统并进行性能测试,证明该协议转换器能满足现阶段舰艇多接口数据采集的要求,新研制或改进的数据采集系统能满足高度通用化的需要。

    标签: 舰艇 协议转换器 测试 通用数据

    上传时间: 2013-10-28

    上传用户:ls530720646

  • 基于MATLAB数字信号处理论文最终

    随着信息技术的不断发展,数字信号处理已成为一个极其重要的学科和技术领域,在通信、语音、图像、遥感、生物工程等众多领域得到了广泛的应用。数字信号处理的核心内容主要是信号的获取、传输和处理、识别及综合等。信号是信息的载体,系统是信息处理的手段。因此,为了更好的研究信号和系统的基本理论与方法,使同学们更好地理解和掌握数字信号处理的理论知识,在实验过程中,借助MATLAB这个平台来进行辅助设计。 MATLAB的GUIDE是专门用于图形用户界面的快速开发环境,本设计利用MATLAB的GUIDE工具箱制作了一套辅助“数字信号处理”课程教学的实验软件包。该实验软件包是由一系列形象的图形用户界面组成,每个界面以坐标窗口、弹出框、按键、动态文本框等为基本部分,构建了较为完善和友好的人机交互方式,使用便捷。该系统的形象直观,总体界面友好,具有开放性,便于学生对所学理论知识的理解,大大提高教学的效果和效率。 本文首先简要介绍了数字信号处理和MATLAB的相关知识,然后着重阐述了该实验软件包的组成及设计思路、方法,最后说明了软件的调试和测试过程。本教学实验软件包基本是按照国家十一五教材《数字信号处理(第3版)》(高西全,丁玉梅等)的编写思路进行总体设计的,整个构架包括六个核心部分:基本信号的产生、序列的基本运算、离散傅立叶变换、Z变换和逆Z变换、卷积运算和数字滤波器(IIR数字滤波器和FIR数字滤波器)的设计。较好的契合了教学内容,对理论课程的辅助效果明显。

    标签: MATLAB 数字信号处理 论文

    上传时间: 2013-11-10

    上传用户:我累个乖乖

  • [数字信号处理及应用].王华奎.文字版

    内容简介 本书以数字信号处理基础内容为主,同时也介绍了有关数字信号处理实现与应用。书中 以主要篇幅讨论了离散时间信号与系统的基本概念,离散傅里叶变换及其快速算法,数字滤 波器的结构与各种设计方法。这是数字信号处理中的经典内容,也是进一步学习和掌握更多 信号处理理论的基础。为便于数字信号处理系统的设计与开发,书中介绍了数字信号处理芯 片的原理及其开发工具以及应用实例。 本书概念清晰,说明详细,深入浅出,易于理解,具有丰富的例题和习题,便于自学。 本书可作为高等院校理工科类相关专业本科生教材,也可作为有关工程技术人员的自学 参考书。

    标签: 数字信号处理

    上传时间: 2013-10-24

    上传用户:chaisz

  • 基于ADuC7061的高精度PLC模拟前端设计

    针对于工业PLC模拟信号的采集和输出,本文提出了一种基于ADuC7061的高精度模拟前端设计方案。该系统支持双通道的PLC模拟信号输入并提供一路PLC标准电流输出。该系统在-10~70 范围内达到0.2%的电压测量精度和0.2%的电流输出精度。硬件部分以ADuC7061作为测量和控制核心,配合外围模拟调理电路完成模拟信号的调理、检测和输出,并通过隔离的SPI进行数据通信。软件部分包括模拟信号采集转换和通信,可以根据温度变化自动校准。本设计具有精度高,软件灵活,接口通用的特点,可以作为PLC模拟前端,广泛应用于工业现场。

    标签: ADuC 7061 PLC 高精度

    上传时间: 2014-12-23

    上传用户:windwolf2000

  • 基于AD9959的高精度多通道雷达信号源设计

    现代相控阵雷达为了保证空间功率合成精度需要高精度的雷达信号,设计实现了一种以AD9959为核心的高精度多通道雷达信号源。信号源利用多片AD9959产生32路正弦波、线性调频以及相位编码等多种信号形式,并设计采用AD8302对多路信号的幅度和相位进行检测与调整。该信号源已应用实际工程中,现场实验结果表明,该信号源系统产生的高频信号频率稳定度高、相位幅度一致性好,完全满足对信号源的性能指标的要求。

    标签: 9959 AD 高精度 多通道

    上传时间: 2013-11-22

    上传用户:lo25643

  • 心电信号调理电路设计

    心电(Electrocardiograph)作为人体重要的生理及病理指标之一,具有重要的医学研究价值。针对其信号微弱、频率低、阻抗高、随机性强及易受干扰的特点,首先提出了信号调理电路设计的要求;然后针对性地选择元器件并设计硬件电路,其中包括:一级放大电路、调零电路、50 Hz限波电路、带通滤波电路及二级放大电路;最后对所设计的硬件电路进行实际测试。结果表明该调理电路具有输出波形稳定、噪声小和共模抑制比高的特点,提高了心电信号采集的精度。

    标签: 心电信号 调理电路

    上传时间: 2014-01-19

    上传用户:ommshaggar

  • 利用看门狗提高系统可靠性

    看门狗是一个计数器,它需要在一定的看门狗延时周期内被清零,如果没有清零动作,看门狗电路将产生一个复位信号使系统重新启动或建立一个非屏蔽终端、执行故障恢复子程序。

    标签: 看门狗 可靠性

    上传时间: 2013-10-30

    上传用户:曹云鹏

  • 水声信号功率放大器的设计与实现

    设计了水声信号发生系统中的功率放大电路,可将前级电路产生的方波信号转换为正弦信号,同时进行滤波、功率放大,使其满足换能器对输入信号的要求。该电路以单片机AT89C52,集成6阶巴特沃思低通滤波芯片MF6以及大功率运算放大器LM12为核心,通过标准RS232接口与PC进行通信,实现信号增益的程控调节,对干扰信号具有良好的抑制作用。经调试该电路工作稳定正常,输出波形无失真,在输出功率以及放大增益、波纹系数等方面均满足设计要求。    This paper presented a design and implementation of underwater acoustic power amplifer. This circuit converted the rectangle signal generated by frontend circuit into the sine signal, then filtered and power amplification, it meets the requirements of the transducer.Included AT89C52, 6th order Butterworth filter MF6, hipower amplififier LM12.Communication with PC through the RS232 port. The signal gain is adjustable and could be remote controlled. It has a good inhibitory effect on the interference signal. After debugged, this circuit works stable, the output waveform has no distortion, it meets the design requirement in outprt power, amplifier gain and ripple factor.

    标签: 水声信号 功率放大器

    上传时间: 2013-11-20

    上传用户:qwe1234

  • 时钟分相技术应用

    摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。 关键词: 时钟分相技术; 应用 中图分类号: TN 79  文献标识码:A   文章编号: 025820934 (2000) 0620437203 时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的 性能。尤其现代电子系统对性能的越来越高的要求, 迫使我们集中更多的注意力在更高频率、 更高精度的时钟设计上面。但随着系统时钟频率的升高。我们的系统设计将面临一系列的问 题。 1) 时钟的快速电平切换将给电路带来的串扰(Crosstalk) 和其他的噪声。 2) 高速的时钟对电路板的设计提出了更高的要求: 我们应引入传输线(T ransm ission L ine) 模型, 并在信号的匹配上有更多的考虑。 3) 在系统时钟高于100MHz 的情况下, 应使用高速芯片来达到所需的速度, 如ECL 芯 片, 但这种芯片一般功耗很大, 再加上匹配电阻增加的功耗, 使整个系统所需要的电流增大, 发 热量增多, 对系统的稳定性和集成度有不利的影响。 4) 高频时钟相应的电磁辐射(EM I) 比较严重。 所以在高速数字系统设计中对高频时钟信号的处理应格外慎重, 尽量减少电路中高频信 号的成分, 这里介绍一种很好的解决方法, 即利用时钟分相技术, 以低频的时钟实现高频的处 理。 1 时钟分相技术 我们知道, 时钟信号的一个周期按相位来分, 可以分为360°。所谓时钟分相技术, 就是把 时钟周期的多个相位都加以利用, 以达到更高的时间分辨。在通常的设计中, 我们只用到时钟 的上升沿(0 相位) , 如果把时钟的下降沿(180°相位) 也加以利用, 系统的时间分辨能力就可以 提高一倍(如图1a 所示)。同理, 将时钟分为4 个相位(0°、90°、180°和270°) , 系统的时间分辨就 可以提高为原来的4 倍(如图1b 所示)。 以前也有人尝试过用专门的延迟线或逻辑门延时来达到时钟分相的目的。用这种方法产生的相位差不够准确, 而且引起的时间偏移(Skew ) 和抖动 (J itters) 比较大, 无法实现高精度的时间分辨。 近年来半导体技术的发展, 使高质量的分相功能在一 片芯片内实现成为可能, 如AMCC 公司的S4405, CY2 PRESS 公司的CY9901 和CY9911, 都是性能优异的时钟 芯片。这些芯片的出现, 大大促进了时钟分相技术在实际电 路中的应用。我们在这方面作了一些尝试性的工作: 要获得 良好的时间性能, 必须确保分相时钟的Skew 和J itters 都 比较小。因此在我们的设计中, 通常用一个低频、高精度的 晶体作为时钟源, 将这个低频时钟通过一个锁相环(PLL ) , 获得一个较高频率的、比较纯净的时钟, 对这个时钟进行分相, 就可获得高稳定、低抖动的分 相时钟。 这部分电路在实际运用中获得了很好的效果。下面以应用的实例加以说明。2 应用实例 2. 1 应用在接入网中 在通讯系统中, 由于要减少传输 上的硬件开销, 一般以串行模式传输 图3 时钟分为4 个相位 数据, 与其同步的时钟信号并不传输。 但本地接收到数据时, 为了准确地获取 数据, 必须得到数据时钟, 即要获取与数 据同步的时钟信号。在接入网中, 数据传 输的结构如图2 所示。 数据以68MBös 的速率传输, 即每 个bit 占有14. 7ns 的宽度, 在每个数据 帧的开头有一个用于同步检测的头部信息。我们要找到与它同步性好的时钟信号, 一般时间 分辨应该达到1ö4 的时钟周期。即14. 7ö 4≈ 3. 7ns, 这就是说, 系统时钟频率应在300MHz 以 上, 在这种频率下, 我们必须使用ECL inp s 芯片(ECL inp s 是ECL 芯片系列中速度最快的, 其 典型门延迟为340p s) , 如前所述, 这样对整个系统设计带来很多的困扰。 我们在这里使用锁相环和时钟分相技术, 将一个16MHz 晶振作为时钟源, 经过锁相环 89429 升频得到68MHz 的时钟, 再经过分相芯片AMCCS4405 分成4 个相位, 如图3 所示。 我们只要从4 个相位的68MHz 时钟中选择出与数据同步性最好的一个。选择的依据是: 在每个数据帧的头部(HEAD) 都有一个8bit 的KWD (KeyWord) (如图1 所示) , 我们分别用 这4 个相位的时钟去锁存数据, 如果经某个时钟锁存后的数据在这个指定位置最先检测出这 个KWD, 就认为下一相位的时钟与数据的同步性最好(相关)。 根据这个判别原理, 我们设计了图4 所示的时钟分相选择电路。 在板上通过锁相环89429 和分相芯片S4405 获得我们所要的68MHz 4 相时钟: 用这4 个 时钟分别将输入数据进行移位, 将移位的数据与KWD 作比较, 若至少有7bit 符合, 则认为检 出了KWD。将4 路相关器的结果经过优先判选控制逻辑, 即可输出同步性最好的时钟。这里, 我们运用AMCC 公司生产的 S4405 芯片, 对68MHz 的时钟进行了4 分 相, 成功地实现了同步时钟的获取, 这部分 电路目前已实际地应用在某通讯系统的接 入网中。 2. 2 高速数据采集系统中的应用 高速、高精度的模拟- 数字变换 (ADC) 一直是高速数据采集系统的关键部 分。高速的ADC 价格昂贵, 而且系统设计 难度很高。以前就有人考虑使用多个低速 图5 分相技术应用于采集系统 ADC 和时钟分相, 用以替代高速的ADC, 但由 于时钟分相电路产生的相位不准确, 时钟的 J itters 和Skew 比较大(如前述) , 容易产生较 大的孔径晃动(Aperture J itters) , 无法达到很 好的时间分辨。 现在使用时钟分相芯片, 我们可以把分相 技术应用在高速数据采集系统中: 以4 分相后 图6 分相技术提高系统的数据采集率 的80MHz 采样时钟分别作为ADC 的 转换时钟, 对模拟信号进行采样, 如图5 所示。 在每一采集通道中, 输入信号经过 缓冲、调理, 送入ADC 进行模数转换, 采集到的数据写入存储器(M EM )。各个 采集通道采集的是同一信号, 不过采样 点依次相差90°相位。通过存储器中的数 据重组, 可以使系统时钟为80MHz 的采 集系统达到320MHz 数据采集率(如图6 所示)。 3 总结 灵活地运用时钟分相技术, 可以有效地用低频时钟实现相当于高频时钟的时间性能, 并 避免了高速数字电路设计中一些问题, 降低了系统设计的难度。

    标签: 时钟 分相 技术应用

    上传时间: 2013-12-17

    上传用户:xg262122

  • 基于C8051F单片机的便携式采集终端的设计

    本文是基于C8051F单片机的便携式农田基础信息采集系统的设计方案,为了克服现有农田综合数据采集设备的移动性差,高成本,使用复杂的不足,本文提供一种便携嵌入式农田基础数据采集终端,该终端具有体积小、功耗低、携带性好、操作简单、安装方便、模块化和可扩张性及网络化功能,农业生产管理人员可以随意携带到田间地头进行使用。

    标签: C8051F 单片机 便携式 采集终端

    上传时间: 2013-11-09

    上传用户:huyanju