基于Actel FPGA的CoreFFT应用
CoreFFT 是Actel 公司提供的基于Actel FPGA 结构优化的微秒级FFT 运算软核,为客户提供功能强大和高效的DSP 解决方案。CoreFFT 应用于Actel 以Flash 和反熔丝...
CoreFFT 是Actel 公司提供的基于Actel FPGA 结构优化的微秒级FFT 运算软核,为客户提供功能强大和高效的DSP 解决方案。CoreFFT 应用于Actel 以Flash 和反熔丝...
目前,大型设计一般推荐使用同步时序电路。同步时序电路基于时钟触发沿设计,对时钟的周期、占空比、延时和抖动提出了更高的要求。为了满足同步时序设计的要求,一般在FPGA设计中采用全局时钟资源驱动设计的主时...
要想实现雨量RTU系统的通信功能,首先要实现系统通信模块的通信功能,因此系统中通信模块的设计和功能实现是系统的关键部分。针对这一要求,围绕SIM900A芯片和有效SIM电话卡完成系统通信模块的硬件设计...
采用网络模拟仿真方法,选用NS2仿真软件模拟IP网络运行。编程实现四种典型的网络拓扑结构:总线型、星型、环型、网型,选取网络传输中的数据包延时、延时抖动、丢包率以及吞吐量等关键性能指标为实验采集对象。...
利用计算机进行了仿真,分析了辐射信号的时频特性,并对计算机进行了屏蔽设计与实测。测试结果表明,所设计电子屏蔽箱的辐射发射总体<35 dBμV/m,适当增加防护半径,其辐射发射量可降到20 ...
概述:HHS12系列时间继电器(以下简称继电器),适用于交流,工作电压及以下或直流工作电压24V的控制电路中作延时元件,按预定时间接通或分断电路。该继电器技术性能、外形尺寸、安装型式等均与美国公司时间...
Turbo码是一种低信噪比条件下也能达到优异纠错性能的信道编码。早期为了强调Turbo码接近香农限的优异性能,研究的码字长度非常大[1~2],存在译码复杂度大、译码时延长等问题。突发数据通信以传输中小...
提出Linux用户空间下的一种高性能定时器池的实现方法。主要基于时间轮、红黑树及Linux内核提供了一种利于管理的定时器句柄Timerfd。结合红黑树、位图、时间轮等技术,设计一种高性能级定时器池。池...
开发板为Embest公司的LPCEB2000-B,本例程使用了定时器中断实现延时,对于研究LPC处理器中断的开发人员有所帮助!...
RFID(Radio Frequency Identification)技术是利用射频通信实现的一种非接触式自动识别技术。拥有广阔的发展前景和巨大的市场潜力。本文介绍了RFID技术的原理、特点,深入分...