虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

信号<b>分析仪</b>

  • 2012最新版《逻辑分析仪基础知识》

    2012最新版《逻辑分析仪基础知识》:与许多电子测试和测量工具一样,逻辑分析仪是一种针对特定类型问题的解决方案。它是一种通用工具,可以帮助您调试数字硬件、检验设计和调试嵌入式软件。对设计数字电路的工程师来说,逻辑分析仪是一种不可或缺的工具。 逻辑分析仪用于涉及大量信号或挑战性触发要求的数字测量。 我们将首先考察数字示波器及逻辑分析仪的演进。然后,我们将介绍基本逻辑分析仪的构成要素。在有了这些基础知识后,我们将介绍逻辑分析仪有哪些重要功能,及其为什么在为特定应用选择适当工具时发挥重要作用。

    标签: 2012 逻辑分析仪 基础知识

    上传时间: 2014-01-10

    上传用户:黄婷婷思密达

  • 5位数微电脑型盘面式电表(小功率的)(24*48mm)

    特点: 精确度0.05%满刻度±1位數 可量测交直流电流/交直流电压/电位计/Pt-100/热电偶/荷重元/电阻等信号 热电偶SENSOR输入种类J/K/T/E/R/S/B可任意规划 显示范围-19999-99999可任意规划 小数点可任意规划 尺寸小,稳定性高 CE认证

    标签: 24 48 mm 微电脑

    上传时间: 2013-10-31

    上传用户:wsq921779565

  • 网络分析仪基础

        什么是网络分析仪?   – 史密斯圆图& 散射参数   – 高频器件特性   – 什么是网络分析仪   • 网络分析仪硬件结构   – 网络分析仪内部框图   – 激励源   – 信号分离装置   – 接收机   – 显示处理单元   • 网络分析仪测试校准技术   – 网络分析仪测量误差分析   – 校准方法   – 双端口校准   – TRL 校准   – 电子校准件   • 网络分析仪产品纵览   – 典型测量应用   – ENA 系列射频网络分析仪   – PNA 系列微波网络分析仪  

    标签: 网络分析仪

    上传时间: 2015-01-03

    上传用户:zhangxin

  • EWB仿真双踪示波器

    双踪示波器图标如图5.3.1所示,面板如图5.3.2所示。EWB的示波器外观及操作与实际的双踪示波器相似,可同时显示A、B两信号的幅度和频率变化,并可以分析周期信号大小、频率值以及比较两个信号的波形。

    标签: EWB 仿真 示波器

    上传时间: 2013-11-23

    上传用户:zhangfx728

  • KDVoicePhone Toolkit开发工具可以使你的应用程序获得声音和电话方面的特性

    KDVoicePhone Toolkit开发工具可以使你的应用程序获得声音和电话方面的特性,如:a.. 打电话或回电话;b.. 如果对话已经在进行,可以中途接听;c.. 在电话线或声卡中回放和记录音频;d.. 从电话线中检测音频信号和脉冲信号;e.. 捕获呼叫方ID;f.. 可控制本机听筒,外部的麦克风和MODEM的外部喇叭;g.. 定时事件来跟踪回放和录音的过程;h.. 录音时可检测静音;

    标签: KDVoicePhone Toolkit 开发工具 应用程序

    上传时间: 2015-01-05

    上传用户:playboys0

  • 这是一个时频分析中关于gabor变换的程序

    这是一个时频分析中关于gabor变换的程序,此程序分离频率的效果不错。 Gabor变换: 式中a,b为常数,a代表栅格的时间长度,b代表栅格的频率长度 式中的 是一维信号x(t)的展开系数,h(t)是一母函数,展开 基函数是h(t)由作移位和调制生成的,

    标签: gabor 时频分析 变换 程序

    上传时间: 2013-12-10

    上传用户:q123321

  • TLV1544与TMS320VC5402通过串行口连接

    TLV1544与TMS320VC5402通过串行口连接,此时,A/D转换芯片作为从设备,DSP提供帧同步和输入/输出时钟信号。TLV1544与DSP之间数据交换的时序图如图3所示。 开始时, 为高电平(芯片处于非激活状态),DATA IN和I/OCLK无效,DATAOUT处于高阻状态。当串行接口使CS变低(激活),芯片开始工作,I/OCLK和DATAIN能使DATA OUT不再处于高阻状态。DSP通过I/OCLK引脚提供输入/输出时钟8序列,当由DSP提供的帧同步脉冲到来后,芯片从DATA IN接收4 b通道选择地址,同时从DATAOUT送出的前一次转换的结果,由DSP串行接收。I/OCLK接收DSP送出的输入序列长度为10~16个时钟周期。前4个有效时钟周期,将从DATAIN输入的4 b输入数据装载到输入数据寄存器,选择所需的模拟通道。接下来的6个时钟周期提供模拟输入采样的控制时间。模拟输入的采样在前10个I/O时钟序列后停止。第10个时钟沿(确切的I/O时钟边缘,即上升沿或下降沿,取决于操作的模式选择)将EOC变低,转换开始。

    标签: 1544 5402 TLV 320

    上传时间: 2014-12-05

    上传用户:yepeng139

  • 本简易网络导纳分析仪以C8051F020为控制和数据处理核心

    本简易网络导纳分析仪以C8051F020为控制和数据处理核心,由正弦信号发生器模块、滤波和功率放大模块、I/V变换模块、导纳角测量模块、导纳模测量模块、键盘模块以及液晶显示模块组成。采用数字控制DDS芯片AD9851产生100Hz-10KHz正弦信号,经滤波和功率放大后驱动网络负载。从网络负载中提取被测量信号,输入到以真有效值转换集成芯片AD637为核心的电压和电流测量电路构成的导纳模测量模块中进行导纳模测量。导纳角测量模块是从导纳模测量模块中取电压和电流信号分别经过零比较后使用鉴相器对信号相位差测量。把上述的测量结果经单片机处理后用液晶显示。为了提高测量精度,将各部分电路的误差合理分配,使电路达到最佳测量效果。

    标签: C8051F020 网络 导纳 分析仪

    上传时间: 2014-09-06

    上传用户:JIUSHICHEN

  • 7段数码是纯组合电路

    7段数码是纯组合电路,通常的小规模专用IC,如74或4000系列的器件只能作十进制BCD码译码,然而数字系统中的数据处理和运算都是2进制的,所以输出表达都是16进制的,为了满足16进制数的译码显示,最方便的方法就是利用VHDL译码程序在FPGA或CPLD中实现。本项实验很容易实现这一目的。例6-1作为7段BCD码译码器的设计,输出信号LED7S的7位分别接如图6-1数码管的7个段,高位在左,低位在右。例如当LED7S输出为 "1101101" 时,数码管的7个段:g、f、e、d、c、b、a分别接1、1、0、1、1、0、1,接有高电平的段发亮,于是数码管显示“5”。

    标签: 数码 组合电路

    上传时间: 2014-01-08

    上传用户:wff

  • 基于FPGA的音频分析仪

    基于FPGA的音频分析仪,能够分析出输入音频信号的周期,能量等

    标签: FPGA 音频分析仪

    上传时间: 2013-12-17

    上传用户:lx9076