虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

余弦编码器

  • 采用低分辨率位置传感器的正弦波永磁同步电机控制系统.rar

    近年来,随着永磁材料的发展,永磁同步电机应用日益广泛。永磁同步电机根据反电动势和电流波形的不同,可分为梯形波永磁同步电机(无刷直流电机)和正弦波永磁同步电机(永磁同步电机)。正弦波永磁同步电机为实现其正弦波驱动控制需要连续的转子位置信号,通常采用机械位置传感器(旋转变压器、光电编码器等),机械位置传感器虽可以提供高精度的转子位置信息,但其体积大,价格高,增加了转子的惯量,且性能易受环境因素的影响,限制了永磁同步电机的应用场合。近年来受到广泛的关注的无位置传感器技术,是通过检测反电动势(电压)或电流等过零点获取转子的位置信号,此技术虽取消了机械位置传感器,但存在控制复杂,位置检测精度不高,运行转速范围受到限制等问题。为解决上述问题,本文研究采用低成本的低分辨率位置传感器取代机械位置传感器,通过位置估算法得到高分辨率的转子位置信号,以实现永磁同步电机的正弦波驱动控制问题。 首先,本文分析了传统的采用位置区间的平均速度和采用平均速度并引用平均加速度实现位置估算法的原理,针对其不足提出了一种改进的方法,该法通过对位置区间初始速度的估算,可以显著提高速度、位置的估算精度。本文建立上述三种位置估算法的Matlab仿真模型,并对其进行了仿真研究,仿真结果表明:改进位置估算方法即使在加减速等动态性能过程中也能保持较小的位置误差,性能明显优于传统的方法。 其次,完成了以TI公司的数子信号处理器(DSP)TMS320LF2407A为主控芯片,以IR公司IR2110为驱动芯片采用低分辨率位置传感器的正弦波永磁同步电机控制系统的硬件电路的设计和调试工作。探讨了正弦波永磁同步电机在采用无电流传感器的电流开环控制时的控制策略问题。在此情况下电压相位角φ对电机运行性能有重要的影响,为得到最佳的φ=f(ω)曲线,需根据负载特性进行优化。 最后,完成了基于TMS320LF2407A采用低分辨率位置传感器的正弦波永磁同步电机的软件设计,文中详细讨论了位置估算程序和实现SVPWM程序的设计和调试,并对其进行了实验验证。

    标签: 分辨率 位置传感器 正弦波

    上传时间: 2013-07-23

    上传用户:shwjl

  • 数字化交流方波埋弧焊电源的研究.rar

    数字技术、电力电子技术以及控制论的进步推动弧焊电源从模拟阶段发展到数字阶段。数字化逆变弧焊电源不仅可靠性高、控制精度高而且容易大规模集成、方便升级,成为焊机的发展方向,推动了焊接产业的巨大发展。针对传统的埋弧焊电源存在的体积大、控制电路复杂、可靠性差等问题,本文提出了双逆变结构的焊机主电路实现方法和基于“MCU+DSP”的数字化埋弧焊控制系统的设计方案。 本文详细介绍了埋弧焊的特点和应用,从主电源、控制系统两个方面阐述了数字化逆变电源的发展历程,对数字化交流方波埋弧焊的国内外研究现状进行了深入探讨,设计了双逆变结构的数字化焊接系统,实现了稳定的交流方波输出。 根据埋弧焊的电弧特点和交流方波的输出特性,本文采用双逆变结构设计焊机主电路,一次逆变电路选用改进的相移谐振软开关,二次逆变电路选用半桥拓扑形式,并研究了两次逆变过程的原理和控制方式,进行了相关参数计算。根据主电路电路的设计要求,电流型PWM控制芯片UC3846用于一次逆变电路的控制并抑制变压器偏磁,选择集成驱动芯片EXB841作为二次逆变电路的驱动。 本课题基于“MCU+DSP”的双机主控系统来实现焊接电源的控制。其中主控板单片机ATmega64L主要负责送丝机和行走小车的速度反馈及闭环PI运算、电机PWM斩波控制以及过压、过流、过热等保护电路的控制。DSP芯片MC56F8323则主要负责焊接电流、焊接电压的反馈和闭环PI运算以及控制焊接时序,以确保良好的电源外特性输出。外部控制箱通过按键、旋转编码器进行焊接参数和焊接状态的给定,预置和显示各种焊接参数,快速检测焊机状态并加以保护。 主控板芯片之间通过SPI通讯,外部控制箱和主控板之间则通过RS—485协议交换数据。通过软件设计,实现焊接参数的PI调节,精确控制了焊接过程,并进行了抗干扰设计,解决了影响数字化埋弧焊电源稳定运行的电磁兼容问题。 系统分析了交流方波参数的变化对焊接效果的影响,通过对焊接电流、焊接电压的波形分析,证明了本课题设计的埋弧焊电源能够精确控制引弧、焊接、 收弧等焊接时序,并可以有效抑制功率开关器件的过流和变压器的偏磁问题,取得了良好的焊接效果。 最后,对数字化交流方波埋弧焊的控制系统和焊接试验进行了总结,分析了系统存在的问题和不足,并指出了新的研究方向。 关键词:埋弧焊;交流方波;数字化;逆变;软开关技术

    标签: 数字化 交流 埋弧焊

    上传时间: 2013-04-24

    上传用户:kjgkadjg

  • 位置伺服控制系统.rar

    随着国内交流伺服电机等硬件技术逐步成熟,高运算能力的控制芯片与电机控制技术相结合,具有高效、节能和可移植性好等特点,这样使得交流伺服系统成为现代电机伺服驱动系统的一个发展趋势。 本文主要是基于MCU研究和设计了交流永磁电机位置伺服控制系统。针对三相永磁同步电机的物理方程,通过坐标转换,在d-q旋转坐标系下建立转矩方程,采用Id=0的矢量控制策略,建立一套完整的全数字交流位置伺服控制系统。 硬件方面,采用的是瑞萨公司专用电机控制Tiny系列芯片M30262F8作为控制芯片,并由三菱公司的第三代IPM模块PS21564实现功率驱动,简化了系统电路,缩小了系统的体积,提高了系统的可靠性。由交流电流传感器检测三相定子绕组电流;由增量式磁性编码器检测永磁转子位置,并设计一种比较快速的转子初始检测方法。 软件方面,采用结构化语言C和单片机M16C汇编语言混编,实现了单片机初始化、三环控制、电流跟随型PWM控制,提高编写代码的效率,同时保证系统的实时控制性能;由软件方式实现经典PID控制和简单模糊控制相结合构成“串联校正”闭环控制系统,提高了系统的快速性和抗干扰能力。此外,本文对控制策略进行了研究,阐述了模糊PID控制策略;还介绍了SPWM、SVPWM和跟随型PWM调制。 实验结果表明,本文所设计的伺服控制系统能实现电机的启动,调速和定位等,并能达到系统的性能指标。

    标签: 位置伺服 控制系统

    上传时间: 2013-05-19

    上传用户:327000306

  • 基于H264的视频压缩算法在DM642上的实现.rar

    H.264/AVC规范是由国际电联(ITU-T)和国际标准化组织(ISO)联合制定的新一代视频编解码标准。它具有如下四个特点:低码流,和MPEG2等压缩技术相比,在同等图像质量下,采用H.264技术压缩后的数据量只有MPEG2的1/8;高图象质量,复杂的算法保证了低码流条件下图像仍能保留丰富的细节;容错能力强,提供了解决在不稳定网络环境下容易发生的丢包等错误的必要工具;网络适应性强,提供了网络适应层,数据能在不同网络上传输。但由此带来的代价是复杂度极高的编码过程,尤其是在嵌入式系统中实现具有很大的挑战性。 本文主要介绍了基于H.264标准的开源代码T264向DM642平台的移植和优化。优化综合运用了上层和底层的实现方法实现。上层的方法例如使用CCS提供的条件优化代码优化功能,使用IMGLIB中高度优化的函数等,其特点是简便易行,效果良好;底层的实现方法例如使用DM642特有的内联函数,用线性汇编的方式实现算法等,特点是提高了代码运行的并行性,但需要对DM642和H.264有很深刻的理解。 目前本设计已成功完成H.264.算法在DM642开发板上的运行,压缩QCIF格式视频的速度随图像复杂度的不同达到了35-50帧每秒。此后本设计还继续使用优化后的编码器实现了监控用视频服务器的原型,使得摄像头采集的视频数据在DM642开发板上压缩后传输至PC机,且能够在PC端用配套的程序成功解码并播放。

    标签: H264 642 DM

    上传时间: 2013-06-23

    上传用户:qqiang2006

  • 数字逻辑电路的ASIC设计.pdf.rar

    书名:数字逻辑电路的ASIC设计/实用电子电路设计丛书 作者:(日)小林芳直 著,蒋民 译,赵宝瑛 校 出版社:科学出版社 原价:30.00 出版日期:2004-9-1 ISBN:9787030133960 字数:348000 页数:293 印次: 版次:1 纸张:胶版纸 开本: 商品标识:8901735 编辑推荐 -------------------------------------------------------------------------------- 内容提要 -------------------------------------------------------------------------------- 本书是“实用电子电路设计丛书”之一。本书以实现高速高可靠性的数字系统设计为目标,以完全同步式电路为基础,从技术实现的角度介绍ASIC逻辑电路设计技术。内容包括:逻辑门电路、逻辑压缩、组合电路、Johnson计数器、定序器设计及应用等,并介绍了实现最佳设计的各种工程设计方法。 本书可供信息工程、电子工程、微电子技术、计算技术、控制工程等领域的高等院校师生及工程技术人员、研制开发人员学习参考。 目录 -------------------------------------------------------------------------------- 第1章 ASIC=同步式设计=更高可靠性设计方法的实现 1.1 面向高性能系统的设计 1.2 同步电路的不足 1.3 同步电路设计 1.4 ASIC机能设计方法有待思考的地方 第2章 逻辑门电路详解 2.1 逻辑门电路的最基本的知识 2.2 加法电路及其构成方法 2.3 其他输入信号为3位的逻辑单元 2.4 复合逻辑门电路的调整 第3章 逻辑压缩与奎恩·麦克拉斯基法 3.1 除去玻色项的方法 3.2 奎恩·麦克拉斯基法 第4章 组合电路设计 4.1 选择器、解码器、编码器 4.2 比较和运算电路的设计 第5章 计数器电路的设计 5.1 计数器设计的基础 5.2 各种各样的计数器设计 5.3 LFSR(M系列发生器)的设计 第6章 江逊计数器 6.1 设计高可靠性的江逊计数器 6.2 冲刷顺序的组成 第7章 定序器设计 7.1 定序器电路设计的基础知识 7.2 把江逊计数器制作成状态机 7.3 一比特热位状态机与江逊状态机 7.4 跳跃动作的设计 第8章 定序器的高可靠化技术 8.1 高可靠性定序器概述 8.2 关注高可靠性江逊状态机 第9章 定序器的应用设计 9.1 软件处理与硬件处理 9.2 自动扶梯的设计 9.3 信号机的设计 9.4 数码存钱箱的设计 9.5 数字锁相环的设计 第10章 实现最佳设计的方法 10.1 如何杜绝运行错误的产生 10.2 16位乘法器的电路整定 10.3 冒泡分类器(bubble sorter)的电路设定 参考文献

    标签: ASIC 数字逻辑电路

    上传时间: 2013-06-15

    上传用户:龙飞艇

  • TCN多功能车辆通信总线的FPGA设计.rar

    随着列车自动化控制和现场总线技术的发展,基于分布式控制系统的列车通信网络技术TCN(IEC-61375)在现代高速列车上得到广泛应用。TCN协议将列车通信网络分为绞线式列车总线WTB和多功能车辆总线MVB,其中WTB实现对开式列车中的互联车辆间的数据传输和通信,MVB实现车载设备的协同工作和互相交换信息。 本文介绍了国内外列车通信网络的发展情况和各自优势,分析了MVB一类设备底层协议。研究利用FPGA实现MVB控制芯片MVBC,用ARM作为微处理器实现MVB一类设备的嵌入式解决方案。其中,在FPGA芯片中主要采用自顶向下的设计方法,RLT硬件描述语言实现MVB控制芯片MVBC一类设备的主要功能,包括帧编码器、帧解码器和逻辑接口单元。ARM主要完成了软件程序的编写和实时操作系统的移植。在eCos实时操作系统上,完成了驱动和上层应用程序,包括端口初始化、端口配置、帧收发指令和报文分析。 为了验证设计的正确性,在设计的硬件平台基础上,搭建了MVB通信网络的最小系统,对网络进行系统功能测试。测试结果表明:设计方案正确,达到了设计的预期要求。

    标签: FPGA TCN 多功能

    上传时间: 2013-08-03

    上传用户:bruce5996

  • JPEG编解码的FPGA仿真研究.rar

    随着图像声纳技术的发展,对于大数据量图像数据的压缩成为必须要解决的一个课题。本文结合水声图像特点,应用VerilogHDL 语言在Quartus Ⅱ软件环境下设计实现了JPEG基本模式编解码器。 JPEG是国际标准化组织(ISO)和CCITT 联合制定的静态图像的压缩标准,是目前最常使用的图像存储格式。 论文首先介绍了JPEG编码的基本原理,然后根据编码的流程从总体结构上对JPEG编码器进行了模块划分。对于2D—DCT变换采用了行列分离的快速算法;针对水声图像特点采用了DC系数直接编码。以一幅真实的水声图像作为JPEG编码器的测试输入,对编码器输出的码流经过软件编程后正确显示出了JPEG图片,并分析了压缩图像效果和质量。 JPEG解码器采用了和JPEG编码器对称的模块划分,2D—IDCT变换同样采用了行列分离的快速算法;根据JPEG标准中哈夫曼编码的特点,哈夫曼解码采用了浓缩哈夫曼表法,降低了存储资源,提高了解码速度。对经本文设计的JPEG解码器解码后的图片和原图片进行了比较分析,结果表明本设计满足要求。

    标签: JPEG FPGA 编解码

    上传时间: 2013-05-25

    上传用户:sn2080395

  • 基于DSP和FPGA的机器人运动控制系统的研究.rar

    近年来,基于DSP和FPGA的运动控制系统己成为新一代运动控制系统的主流。基于DSP和FPGA的运动控制系统不仅具有信息处理能力强,而且具有开放性、实时性、可靠性的特点,因此在机器人运动控制领域具有重要的应用价值。 论文从步行康复训练器的设计与制作出发,主要进行机器人的运动控制系统设计和研究。文章首先提出了多种运动控制系统的实现方案。根据它们的优缺点,选定以DSP和FPGA为核心进行运动控制系统平台的设计。 论文详细研究了以DSP和FPGA为核心实现运动控制系统的软、硬件设计,利用DSP实现运动控制系统总体结构与相关功能模块,利用FPGA实现运动控制系统地址译码电路、脉冲分配电路以及光电编码器信号处理电路,并对以上电路系统进行了功能仿真和时序仿真。 结果表明,基于DSP和FPGA为核心的运动控制系统不仅实现了设计功能要求,同时提高了机器人运动控制系统的开放性、实时性和可靠性,并大大减小了系统的体积与功耗。

    标签: FPGA DSP 机器人

    上传时间: 2013-05-29

    上传用户:dajin

  • H.264帧内预测算法优化及几个重要模块的FPGA实现.rar

    H.264作为新一代视频编码标准,相比上一代视频编码标准MPEG2,在相同画质下,平均节约64﹪的码流。该标准仅设定了码流的语法结构和解码器结构,实现灵活性极大,其规定了三个档次,每个档次支持一组特定的编码功能,并支持一类特定的应用,因此。H.264的编码器的设计可以根据需求的不同而不同。 H.264虽然具有优异的压缩性能,但是其复杂度却比一般编码器高的多。本文对H.264进行了编码复杂度分析,并统计了整个软件编码中计算量的分布。H.264中采用了率失真优化算法,提高了帧内预测编码的效率。在该算法下进行帧内预测时,为了得到一个宏块的预测模式,需要进行592次率失真代价计算。因此为了降低帧内预测模式选择的计算复杂度,本文改进了帧内预测模式选择算法。实践证明,在PSNR值的损失可以忽略不计的情况下,该算法相比原算法,帧内编码时间平均节约60﹪以上,对编码的实时性有较大帮助。 为了实现实时编码,考虑到FPGA的高效运算速度和使用灵活性,本文还研究了H.264编码器基本档次的FPGA实现。首先研究了H.264编码器硬件实现架构,并对影响编码速度,且具有硬件实现优越性的几个重要部分进行了算法研究和FPGA.实现。本文主要研究了H.264编码器中整数DCT变换、量化、Zig-Zag扫描、CAVLC编码以及反量化、逆整数DCT变换等部分。分别对这些模块进行了综合和时序仿真,并将验证后通过的系统模块下载到Xilinx virtex-Ⅱ Pro的FPGA中,进行了在线测试,验证了该系统对输入的残差数据实时压缩编码的功能。 本文对H.264编码器帧内预测模式选择算法的改进,算法实现简单,对软件编码的实时性有很大帮助。本文对在单片FPGA上实现H.264编码器做出了探索性尝试,这对H.264编码器芯片的设计有着积极的借鉴性。

    标签: FPGA 264 帧内预测

    上传时间: 2013-06-13

    上传用户:夜月十二桥

  • 基于H.264编解码的算法优化研究及FPGA的硬件实现.rar

    H.264/AVC是由ITU和ISO两大组织联合组成的JVT共同制定的一项新的视频压缩技术标准,在较低带宽上提供高质量的图像传输是H.264/AVC的应用亮点。在同样的视觉质量前提下,H.264/AVC比H.263和MPEG-4节约了50%的码率。但H.264获得优越性能的代价是计算复杂度的增加,据估计其编码的计算复杂度大约为H.263的3倍,因此很难应用于实时视频处理领域。针对这一现状,业内做了大量的研究工作,力图降低其计算复杂度和提高运行效率。比如在运动估计方面,国内外在这方面的研究已经很成熟。而针对帧内/帧间预测编码的研究却较少。因此研究预测模式的快速算法具有理论意义和应用价值。 本文在详细研究H.264标准视频压缩编码特点基础上,分析了H.264帧内编码, 帧间编码及变换,量化技术的原理及特点,提出了一种基于局部边缘方向信息的快速帧内模式判决算法,通过结合SAD的模式选择方法来减少模式选择数目。它采用了Sobel梯度算子计算当前块的边缘信息,累加当前块中属于同一方向像素点的边缘矢量构造不同模式下的边缘方向直方图,以便确定最可能的预测模式。该算法有效降低了编码器的运算复杂度,在并未显著降低编码性能的情况下提升了编码器效率。仿真表明:Foreman 图像序列编码性能有了提高,其中PSNR平均降低了0.06dB,Bitrate平均降低了19.4%,这大大提高了视频传输的质量。 另外在帧间预测模式选择算法方面进行了改进研究:按顺序对不同类型进行判决,有选择地去比较可能模式,使得在有效减少需判决的模式数量的同时,结合小块模式搜索中途停止准则来确定最优模式。仿真表明:改进算法相对与原来算法能够节省很多的编码时间(平均下降了49.3%),但带来的图像质星的下降(平均下降0.08dB,可以忽略)和码率较少的增加。 同时在整数DCT变换模块中,提出了一种快速蝶形算法,使得对4×4点数据做一次变换,只需通过8×8次加法和2×8次移位运算便可完成,与原来12×8次加法和4×8次移位相比,新算法大大降低了运算复杂度。 最后介绍FPGA的特点及设计流程,并实现了H.264编解码器中变换编码及量化和熵解码模块的硬件。这种基于FPGA所实现的H.264编码视频处理模块设计具备了成本低,周期短,设计方法灵活等优点,具有广阔的市场应用前景。 仿真表明,通过使用本文提出的帧内/帧间速算法方法可使得H.264编码速度获得显著的提高,使H.264 Baseline编码器能在PC平台上实现实时编码。

    标签: FPGA 264 编解码

    上传时间: 2013-07-18

    上传用户:zukfu