低频频率计 实例目的:学习定时器、计数器、中断应用 说明:选用24MHz的晶体
低频频率计 实例目的:学习定时器、计数器、中断应用 说明:选用24MHz的晶体,主频可达2MHz。用T1产生100us的时标,T0作信号脉冲计数器。假设晶体频率没有误差,而且稳定不变(实际上可达万...
低频接收机是电子通信领域中不可或缺的关键组件,专为处理从几赫兹到几百千赫兹信号设计。其广泛应用于无线电导航、地质勘探及生物医学工程等领域,凭借卓越的灵敏度和抗干扰能力,在复杂电磁环境中表现出色。本页面汇集了791个精选资源,涵盖原理图、技术文档与案例分析等,旨在帮助工程师深入理解低频接收机的工作机制...
低频频率计 实例目的:学习定时器、计数器、中断应用 说明:选用24MHz的晶体,主频可达2MHz。用T1产生100us的时标,T0作信号脉冲计数器。假设晶体频率没有误差,而且稳定不变(实际上可达万...
资料->【C】嵌入系统->【C0】嵌入式综合->【0】单片机技术->【开发工具】(编译器、编程器、学习板、下载线)->用AT90S1200制作的下载线,能够支持Tiny系列芯片低频率工作的下载程序汇编...
研制了一种基于DDC 芯片的直接中频数字化雷达正交接收机,分析了I/ Q 通道的增益误差和正交误差对解调输出信号的影响。结果表明,设计的接收机通道间误差对解调输出的影响完全可以忽略。最后对接收机性能...
本文以电子不停车收费系统课题为背景,设计并实现了基于FPGA的π/4-DOPSK全数字中频发射机和接收机。π/4-DQPSK广泛应用于移动通信和卫星通信中,具有频带利用率高、频谱特性好、抗衰落性能强的...
随着信号速率的不断提升,只对高速信号的发送端物理层测试已经不能够完全反应系统的特性,因此接收机测试也已成为了高速信号的必测项目,尤其是对于信号速率高于5Gbps以上,规范均会规定要求产品必须通过接收机...
这是一篇介绍用verilog语言实现viterbi译码和rake接收机的文章,实用性很强的,在这里也感谢这篇文章的作着...