X波段低相噪跳频源的设计
结合直接数字频率合成(DDS)和锁相环(PLL)技术完成了X波段低相噪本振跳频源的设计。文章通过软件仿真重点分析了本振跳频源的低相噪设计方法,同时给出了主要的硬件选择和详细电路设计过程。最后对样机的测试结果表明,本方案具有相位噪声低、频率控制灵活等优点,满足了实际工程应用。 ...
结合直接数字频率合成(DDS)和锁相环(PLL)技术完成了X波段低相噪本振跳频源的设计。文章通过软件仿真重点分析了本振跳频源的低相噪设计方法,同时给出了主要的硬件选择和详细电路设计过程。最后对样机的测试结果表明,本方案具有相位噪声低、频率控制灵活等优点,满足了实际工程应用。 ...
基于FPGA的L波段低相噪DDS设计基于FPGA的L波段低相噪DDS设计...
文章首先分析了振荡器的工作原理,从理论的角度阐明了晶体振荡器的设计,利用电路的噪声模型来分析影响晶体振荡器相位噪声的关键因素。并以100MHz 振荡器为例,介绍了一种高频低相噪石英晶体振荡器电路的设计思想和指导原则。利用Agilent 的ADS 软件对晶体振荡器进行仿真,优化其相位噪声特性。利用仿真...
资料->【C】嵌入系统->【C0】嵌入式综合->【4】单片机论文->硕士毕业论文->低相位噪声石英晶体振荡器设计.pdf...
利用锁相环(PLL)和YTO相结合,设计出一种频率合成器。实现了3~7 GHz的频率覆盖和低于0.2 Hz的频率分辨率。全频段相噪均在-108 dBc/Hz@10 kHz以下,具有较高的实用价值。 ...