整数时延和分数时延的方法。分数时延是用的基于拉格朗日插值的FIR滤波!然后256个点读取数据 进行GCCPHAT的算法,算出时延 汇出图形!
上传时间: 2017-02-07
上传用户:shinesyh
HT1380串行实时时钟芯片具有接口简单、功耗低、工作电压范围宽、计时精确、功能全(可对分、秒、时、日、日期、月及带闰年补偿的年进行计数)、成本低等优点,因此在实际应用中被广泛采用,下面先简单介绍一下该芯片的情况,然后实际工作中采用的子程序供读者参考。
上传时间: 2014-06-03
上传用户:zukfu
产生周期为1023=(2^10-1)的Gold序列 delay_numb:G1固定G2相对G1输出的时延(0~1022) 产生周期为127=(2^7-1)的m序列
标签: delay_numb 1023 1022 Gold
上传时间: 2017-02-21
上传用户:qq521
采用遗传算法直接优化数字PID控制器参数,并控制一个带时延的系统,仿真结果表明遗传算法收 敛较快,得到的PID控制器控制效果明显优于传统的PID控制。
上传时间: 2014-01-23
上传用户:gundan
基于互功率谱的时延估计算法,对仿真结果有图详细描述
上传时间: 2017-04-18
上传用户:zhenyushaw
可计算GPS卫星单点定位的对流层时延,使用的是霍普菲尔德改正模型。
上传时间: 2017-05-24
上传用户:zhuimenghuadie
带时延的纯方位角单站跟踪算法,它有效地解决了用EKF算法进行纯方位角跟踪时可能出现的不稳定和滤波发散现象以及声音信号的时延问题。
上传时间: 2013-12-01
上传用户:二驱蚊器
AD9833是ADI公司生产的一款低功耗,可编程波形发生器,能够产生正弦波、三角波、方波输出。波形发生器广泛应用于各种测量、激励和时域响应领域,AD9833无需外接元件,输出频率和相位都可通过软件编程,易于调节,频率寄存器是28位的,主频时钟为...
上传时间: 2014-01-08
上传用户:gdgzhym
本例是将定时器1通道0(21脚)设为"跳变沿捕捉"(即电平发生变化时产生中断), 验证方法是将21脚不断接高电平、低电平,此时指示灯PTA1状态跟随改变
上传时间: 2017-08-02
上传用户:wxhwjf
本文提出一种通用的CRC 并行计算原理及实现方法,适于不同的CRC 生成多项式和不同并行度(如8 位、16 位、及32 位等) ,与目前已采用的查表法比较,不需要存放余数表的高速存储器,减少了时延,且可通过增加并 行度来降低高速数传系统的CRC 运算时钟频率.
上传时间: 2017-08-02
上传用户:wang0123456789