数字通信系统的设计及其性能和所传输的数字信号的统计特性有关。所谓 加扰技术
数字通信系统的设计及其性能和所传输的数字信号的统计特性有关。所谓 加扰技术,就是不增加多余度而扰乱信号,改变数字信号的统计特性,使其近 似于白噪声统计特性的一种技术。这种技术的基础是建立在反馈移位寄存...
数字通信系统的设计及其性能和所传输的数字信号的统计特性有关。所谓 加扰技术,就是不增加多余度而扰乱信号,改变数字信号的统计特性,使其近 似于白噪声统计特性的一种技术。这种技术的基础是建立在反馈移位寄存...
AVR单片机有趣的展示,控制直接接到VCC上的8路LED。同时加入了同步时钟和睡眠模式来节省功耗。...
摘 要 文章介绍了直接数字频率合成器(DDS)的组成及工作原理,描述了DDS芯片 AD9852的功能特性,同时给出了AD9852在本地同步时钟中的应用。 关键词 DDS AD985...
基于VHDL语言的HDB3码编译码器的设计 HDB3 码的全称是三阶高密度双极性码,它是数字基带传输中的一种重要码型,具有频谱中无直流分量、能量集中、提取位同步信息方便等优点。HDB3 码是在AM...
FPGAcpld结构分析 pga的EDA设计方法 fpga中的微程序设计 复杂可编程逻辑器件cpld专题讲座(Ⅴ)──cpld的应用和实现数字逻 一种使用fpga设计的DRAM控制器 用cpld器件实...
wcdma里面扩频所需的0号扰码源文件,并产生S行曲线,实现超前滞后门位同步...
一个先进先出的内存,使用一个同步时钟产生各种不同尺寸的高速缓冲...
华为FPGA设计规范 VERILOG约束 编程规范时序分析等全套资料:FPGA技巧Xilinx.pdfHuaWei Verilog 约束.rarSynplify工具使用指南(华为文档)[1].rar....
eeworm.com VIP专区 单片机源码系列 27资源包含以下内容:1. 51单片机99秒倒计时C语言源程序.doc2. xlisp最新驱动程序.rar3. C51多任务编程思想.pdf4. MC...
资源包含以下内容:1.一种将异步时钟域转换成同步时钟域的方法.pdf2.华为 FPGA设计高级技巧Xilinx篇.pdf3.华为 Verilog基本电路设计指导书.pdf4.华为 大规模逻辑设计指导书...