虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

传<b>感器</b>变送器

  • 最新毕业设计--自动加料机控制系统 59页 0.4M

    在现代科学技术的许多领域中,自动控制技术起这愈来愈重要的作用,并且,随着生产和科学技术的发展,自动化水平也越来越高。自动控制利用控制装置使被控对象的某个参数自动的按照预定的规律运行。本设计的自动加料机控制系统就是采用自动控制技术来实现功能的,这样就大大提高了工作的效率,整个过程又快又稳。1.2 自动加料机控制系统的工作原理及技术要求本设计的由单片机控制的自动加料系统是与料斗式干燥机配套的加料系统。根据加料工艺要求,其工作原理是:先将真空管关闭,启动电机,用低真空气流将塑料树脂粒子送入真空管,电机停转,再将粒子排入料斗,如此循环。在设计的控制系统中,可用一个电机控制两个加料生产线,由方向阀切换。两个生产线既可单独运行,也可同时运行。假如两者同时运行,当一生产线输送结束后,判断到另一个生产线排料已经结束,那么,电机不停转而方向阀换向,从而为另一个生产线送料。这样可以发挥控制系统和电机的效率,从而实现供料自动化。控制系统的控制器有单片机89C51 和扩展电路组成,单片机控制继电器,继电器控制交流接触器,又由接触器控制电机等执行机构的运动。本控制系统可以根据送料工艺的需要,设置两条生产线的输送、排料、满料、空料等参数值,也可装载系统前次工艺参数值。

    标签: 毕业设计 自动加料机

    上传时间: 2022-07-29

    上传用户:

  • VIP专区-嵌入式/单片机编程源码精选合集系列(105)

    VIP专区-嵌入式/单片机编程源码精选合集系列(105)资源包含以下内容:1. 凌阳公司机sunplus1002在这个芯片下.2. 基于pdiusbd12的c51单片机驱动程序.3. 凌阳公司机sunplus1002在这个芯片做为机顶盒主芯片下的嵌入式字体库。.4. 常见datasheet中文版--- 很多人不大习惯读英文的datasheet.5. 倒车雷达系统的研究与设计:系统设计中采用了模块设计思想.6. TMS320VC5509设备端USB设备驱动程序源文件.7. 利用51单片机控制步进电机并显示当前转速.8. 5920是PCI桥芯片,节省了许多用于处理PCI通讯细节的开发时间.这个是相关资料.9. XILINX专用术语,中文,很好的规范教材,可以方便新人能较快的入门.10. 嵌入式的一本好书.11. 该文件中包括89系列 X102开发板的12232液晶屏AD转换器ADC0809,DA转换器DAC0832,I2C总线芯片24C02,RAM电路62256,发光二极管电路.12. “霓虹灯”小程序.13. 三星公司S3C2410X中文数据手册完全版.14. 此程序下位机采集18部0温度.15. 运行环境:DOS, 通过串口升级的下位程序, 需配合上位升级程序FileUpgrade运行, 可用于嵌入式DOS系统中..16. 在电路中选择运算放大器(运放)来实现某一特定功能时.17. 嵌入式DOS系统上位升级程序FileUpgrade, 需配合本人上传的FileUpr程序应用, VC++开发, 非常实用, 内附说明及源码.18. 步进电机的控制程序.19. moden控制器电路设计.20. dsPICDEM_v1_1开发板的相关例程.21. 程序在visual c++环境下实现了图像按照输入参数进行平移旋转和在水平垂直方向上的镜像功能。.22. Develop Zigbee network real-time Os.23. AT89C51+CPLD 的EPM7064SLC44-10的学习板电路图.24. LSVMK Langrangian Support Vector Machine algorithm LSVMK solves a support vector machine problem us.25. 网上寻找的.26. 介绍了关于怎样用DRAM 芯片用做 摄象机.27. s3c2410的背光源码.28. s3c2410的触摸屏源码.29. 嵌入式系统软件结构设计 基于uc/os- 2的软件设计.30. 嵌入式实时操作系统分析 uc/os-2操作系统内核的分析.31. 24C02的读与写.32. 学习开源gui库wxwidgets的入门源码.33. 2812的ad的详细说明.34. LED显示屏设计LED显 示屏设计 LED显示屏设计 LED显示屏设计 LED显示屏设计.35. mc68hc08 tim 试验程序实例.36. 附带图形界面的2410Flash烧写程序.37. OrCAD格式的2410开发板 底板原理图.38. OrCAD格式的S3C2410X核心板原理图.39. H_323协议详解(中文) 打开文件的密码是:21315038.40. stc单片机读内部eeprom代码.

    标签: 激光测量

    上传时间: 2013-04-15

    上传用户:eeworm

  • 多路温度与湿度检测系统的研制.rar

    本文针对我国当今大型仓库、大型粮库的监测与控制现状,进行研究开发,采用较为实用和先进的单片微型机控制系统,运用温度传感器和湿度传感器对温度、湿度的敏感性设计了一种基于多级通讯总线的粮库温、湿度自动监测系统,主要包括通讯控制总站以及下位机的设计。操作人员可以通过向通讯控制总站发送命令,提取下位机温、湿度数据,下位机实现温、湿度检测;同时可以查看历史检测数据,进行粮情分析和粮库管理等一系列操作。 温湿度的测量和控制系统通常被认为是一项较为简单的控制技术,但是由于湿敏元件的稳定性差,寿命短等问题,实际应用系统中能正常运行的不多,除非建立有严格的管理制度,而且管理人员的综合素质要达到一定的要求。所以,本文重点分析了湿敏传感测量的机制,选型和技术措施。在研究了多种湿度传感器性能的基础上选用了合适的湿度传感器,这是本设计的一个重点。本设计还有一个重点,用CPLD设计了一个模拟开关和显示部分。 本设计研制的上位机采用PC机,通过RS-232接口与转换器相连,转换器通过RS-485总线连接下位机,实现监控室与现场的数据通信。每台下位机位于各粮仓内,需要监测256路的温、湿度信号,为了能实现共256路温湿度的数据采集工作,本设计中用CPLD设计了一个模拟开关,每次只采集一路数据送入到单片机中去;另外,本设计的显示部分也独特的选用了CPLD来实现。正常情况下上位机每4小时向下位机发布一次检测信号(同时在任何时刻也可监控某个粮仓的温湿度情况),下位机利用PICl6F877单片机来实现粮仓中128路温度和128路湿度的测控。 该粮仓温、湿度测控系统实用性强,成本低,数据传输效率高,可靠性好。它不仪可以应用于粮库的监控管理,而且也可推广到其他监控领域,因此具有广泛的应用前景。

    标签: 多路 温度 湿度检测

    上传时间: 2013-05-23

    上传用户:liuwei6419

  • 玻璃直线双边磨边机电气控制系统.rar

    玻璃磨边机这项技术国外在上世纪九十年代末期发展起来;但设备价格比较昂贵。而国产机尚处于起步阶段。根据玻璃深加工企业的实际需要,本课题设计和完成了这种高精度的玻璃磨边设备。 本文主要研究了步进电机、变频器、光电编码器、可编程控制器和由它们组成的控制系统在玻璃直线磨边机上的应用。介绍了步进电机、变频器、光电编码器和可编程控制器的功能、特点。通过PLC、步进电机、变频器、编码器组成的控制系统来对玻璃加工进行控制。该系统在控制精度上基本达到了生产的需要。这里采用该系统来代替伺服系统,不仅降低了成本而且也满足了企业的要求。文中还设计了PLC程序来对其进行控制,而且进行现场调试,达到了预期的目标。其间,还采取一些办法解决了一些干扰问题,也掌握了实际选型的有关知识。本文还介绍了人机界面的主要设计参数。 本文对玻璃直线双边磨边机电气控制系统的总体设计方案进行了综合性论述对控制系统进行了功能分析,阐述了系统的性能要求;根据控制系统的性能要求,提出了系统的总体设计方案。为了实现设计方案,本文对位置控制的方法进行分析和研究,给出了玻璃直线双边磨边机电气控制系统的具体实现方案;对变频器和光电编码器的原理进行了分析,给出了变频器与光电编码器的选型方法。玻璃直线双边磨边机的夹持梁升降系统采用开环控制;工作台开合控制系统采用变频调速闭环控制,光电编码器测量开合位置,反馈给PLC,对开合系统进行慢速开合,以提高定位精度,降低了开发成本。 本文还对采用可编程控制器作为下位机现场控制进行了软硬件设计。详细介绍了PLC的软件设计,包括主程序,初始化程序,开合机构控制系统程序,夹持梁升降控制系统程序,玻璃传送控制系统程序及上位机与下位机的通信处理方法。

    标签: 玻璃 双边 直线

    上传时间: 2013-06-04

    上传用户:a673761058

  • TCN多功能车辆通信总线的FPGA设计.rar

    随着列车自动化控制和现场总线技术的发展,基于分布式控制系统的列车通信网络技术TCN(IEC-61375)在现代高速列车上得到广泛应用。TCN协议将列车通信网络分为绞线式列车总线WTB和多功能车辆总线MVB,其中WTB实现对开式列车中的互联车辆间的数据传输和通信,MVB实现车载设备的协同工作和互相交换信息。 本文介绍了国内外列车通信网络的发展情况和各自优势,分析了MVB一类设备底层协议。研究利用FPGA实现MVB控制芯片MVBC,用ARM作为微处理器实现MVB一类设备的嵌入式解决方案。其中,在FPGA芯片中主要采用自顶向下的设计方法,RLT硬件描述语言实现MVB控制芯片MVBC一类设备的主要功能,包括帧编码器、帧解码器和逻辑接口单元。ARM主要完成了软件程序的编写和实时操作系统的移植。在eCos实时操作系统上,完成了驱动和上层应用程序,包括端口初始化、端口配置、帧收发指令和报文分析。 为了验证设计的正确性,在设计的硬件平台基础上,搭建了MVB通信网络的最小系统,对网络进行系统功能测试。测试结果表明:设计方案正确,达到了设计的预期要求。

    标签: FPGA TCN 多功能

    上传时间: 2013-08-03

    上传用户:bruce5996

  • 基于FPGA的计算机组成原理实验系统的设计与仿真.rar

    “计算机组成原理”是计算机专业的一门核心课程。传统的计算机组成原理实验是在指令格式、寻址方式、运算器、控制器、存储器等都相对固定的情况下进行,学生主要进行功能实现和验证,缺少自主设计和创新过程。 为改变这种状况,须更新现有的计算机组成原理实验系统。采用FPGA芯片作为载体,使用EDA开发工具,用硬件描述语言实现不同的硬件逻辑,再与硬件的输入输出接口线路相连,最终组成一台可用于组成实验教学的完整计算机系统。这期间学生将掌握组成原理实验系统的各个部件的功能及其相互之间如何协作。本实验系统能够让学生完成有关计算机组成原理的部件实验和整机实验:部件实验包括加法器、乘法器、除法器、算术逻辑运算单元、控制器、存储器等;整机实验可以独立实现各部件的功能描述。该系统能够帮助学生巩固课堂知识并增强设计能力。 为实现上述目的,依据EDA技术的开发流程和方法,建立了一个完整的体系,其中包括控制模块、内存模块、运算器模块、通用寄存器组及其控制部件、程序计数器、地址寄存器、指令寄存器、时序部件、数据控制部件、状态值控制部件,以及为帮学生调试而专门设计的输出观察部件。在Quartus Ⅱ开发环境下,使用Altera公司FPGA芯片,采用VHDL,语言设计并实现了上述模块。经过仿真测试,所实现的各功能模块作为独立部件时能完成各自功能:而将这些部件组合起来的整机系统,可以执行程序段和进行各种运算处理,达到了设计要求。

    标签: FPGA 计算机组成原理 实验系统

    上传时间: 2013-06-01

    上传用户:hebmuljb

  • 16bit音频过采样DAC的FPGA设计实现.rar

    基于∑-△噪声整形技术和过采样技术的数模转换器(DAC)可以可靠地把数字信号转换成为高精度的模拟信号。采用这一结构进行数模转换具有诸多优点,例如极低的失配噪声和高的可靠性,便于作为IP模块嵌入到其他芯片系统中等,更重要的是可以得到其他DAC结构所无法达到的精度和动态范围。在高精度测量、音频转换、汽车电子等领域有着广泛的应用价值。 由于非线性和不稳定性的存在,高阶∑-△调制器的设计与实现存在较大的难度。本设计综合大量文献中的经验原则和方法,首先阐述了∑-△调制器的一般原理,并讨论了一般结构调制器的设计过程,然后描述了稳定的高阶高精度调制器的设计流程。根据市场需求,设定了整个设计方案的性能指标,并据此设计了达到16bit精度和满量程输入范围的三阶128倍过采样调制器。 本设计采用∑-△结构,根据系统要求设计了量化器位数、调制器过采样比和阶数。在分析高阶单环路调制器稳定性的基础上,成功设计了六位量化三阶单环路调制器结构。在16比特的输入信号下,达到了90dB左右的信噪比。该设计已经在Cyclone系列FPGA器件下得到硬件实现和验证,并实现了实时音频验证。测试表明,该DAC模块输出信号的信噪比能满足16比特数据转换应用的分辨率要求,并具备良好的兼容性和通用性。 本设计可作为IP核广泛地在其他系统中进行复用,具有很强的应用性和一定的创新性。

    标签: FPGA bit DAC

    上传时间: 2013-07-10

    上传用户:chuandalong

  • 低功耗四通道电压监测集成电路CN1185

    CN1185是一款低功耗四通道电压监测芯片,其消耗的电流只有7.3微安,非常适合监测电池电压。芯片内部包含四个电压比较器,每个比较器的正输入端接到芯片内部的电压基准源,可以用来监测4个不同的电压

    标签: 1185 CN 低功耗 四通道

    上传时间: 2013-06-21

    上传用户:yuanyuan123

  • IEEE 802.16a RS-CC编译码VLSI算法研究及FPGA实现

      本论文依据IEEE802.16a物理层对RS-CC码的参数要求,研究了RS-CC码的高速编、译码的VLSI硬件算法,同时对FPGA开发技术进行了研究,以VerilogHDL为描述语言,在Xilinx公司的FPGA上实现了高速的RS-CC编、译码器。RS译码器中,错误位置多项式和错误值多项式的求解采用无求逆单元,并具有规则数据流、易于VLSI实现的改进的欧几里德算法(MEA);CC译码器由采用模归一化路径度量的全并行的“加比选(ACS)”模块和具有脉动阵列结构的幸存路径回溯模块组成。  在实现RS-CC译码器的过程中,分别从算法上和根据FPGA的结构特点上,对译码器做了一些优化工作,降低了硬件资源占有率和提高了译码速度。  此外,还搭建了以Xilinx公司40万等效门的FPGASpartan-Ⅲ400-4PQ208为主体,以Cypress公司的USB2.0芯片CY7C68013为高速数据接口的硬件试验平台,并在此试验平台上实现了文中的高速RS-CC编译码系统。

    标签: 802.16 RS-CC IEEE FPGA

    上传时间: 2013-06-03

    上传用户:lx9076

  • 可重构FPGA通讯纠错进化电路及其实现

    ASIC对产品成本和灵活性有一定的要求.基于MCU方式的ASIC具有较高的灵活性和较低的成本,然而抗干扰性和可靠性相对较低,运算速度也受到限制.常规ASIC的硬件具有速度优势和较高的可靠性及抗干扰能力,然而不是灵活性较差,就是成本较高.与传统硬件(CHW)相比,具有一定可配置特性的场可编程门阵列(FPGA)的出现,使建立在可再配置硬件基础上的进化硬件(EHW)成为智能硬件电路设计的一种新方法.作为进化算法和可编程器件技术相结合的产物,可重构FPGA的研究属于EHW的研究范畴,是研究EHW的一种具体的实现方法.论文认为面向分类的专用类可重构FPGA(ASR-FPGA)的研究,可使可重构电路粒度划分的针对性更强、设计更易实现.论文研究的可重构FPGA的BCH通讯纠错码进化电路是一类ASR-FPGA电路的具体方法,具有一定的实用价值.论文所做的工作主要包括:(1)BCH编译码电路的设计——求取实验用BCH码的生成多项式和校验多项式及其相应的矩阵并构造实验用BCH码;(2)建立基于可重构FPGA的基核——构造具有可重构特性的硬件功能单元,以此作为可重构BCH码电路的设计基础;(3)构造实现可重构BCH纠错码电路的方法——建立可重构纠错码硬件电路算法并进行实验验证;(4)在可重构纠错码电路基础上,构造进化硬件控制功能块的结构,完成各进化RLA控制模块的验证和实现.课题是将可重构BCH码的编译码电路的实现作为一类ASR-FPGA的研究目标,主要成果是根据可编程逻辑电路的特点,选择一种可编程树的电路模型,并将它作为可重构FPGA电路的基核T;通过对循环BCH纠错码的构造原理和电路结构的研究,将基核模型扩展为能满足纠错码电路需要的纠错码基本功能单元T;以T作为再划分的基本单元,对FPGA进行"格式化",使T规则排列在FPGA上,通过对T的控制端的不同配置来实现纠错码的各个功能单元;在可重构基核的基础上提出了纠错码重构电路的嵌套式GA理论模型,将嵌套式GA的染色体串作为进化硬件描述语言,通过转换为相应的VHDL语言描述以实现硬件电路;采用RLA模型的有限状态机FSM方式实现了可重构纠错码电路的EHW的各个控制功能块.在实验方面,利用Xilinx FPGA开发系统中的VHDL语言和电路图相结合的设计方法建立了循环纠错码基核单元的可重构模型,进行循环纠错BCH码的电路和功能仿真,在Xilinx公司的Virtex600E芯片进行了FPGA实现.课题在研究模型上选取的是比较基本的BCH纠错码电路,立足于解决基于可重构FPGA核的设计的基本问题.课题的研究成果及其总结的一套ASR-FPGA进化硬件电路的设计方法对实际的进化硬件设计具有一定的实际指导意义,提出的基于专用类基核FPGA电路结构的研究方法为新型进化硬件的器件结构的设计也可提供一种借鉴.

    标签: FPGA 可重构 通讯 纠错

    上传时间: 2013-07-01

    上传用户:myworkpost