虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

仿真流程

仿真流程是为了满足了市场对产品柔性制造需要的仿真活动。
  • System Verilog及 hdl高级设计技巧

    PPT是和视频教程配套的,视频教程地址http://i.youku.com/u/UMTExNzExOTgw/videos,和PPT配套使用的教程里面讲了systemverilog从文档到仿真,上板测试的整个流程,可能对有些朋友有帮助

    标签: Verilog System hdl 高级设计

    上传时间: 2013-11-23

    上传用户:zczc

  • 使用QUARTUS II做开发全流程

    使用QUARTUS II做开发全流程,傻瓜式详细教程

    标签: QUARTUS 流程

    上传时间: 2013-10-16

    上传用户:缥缈

  • Protel99se布线的基本流程_中文教程

    rotel_99se布线的基本流程

    标签: Protel 99 se 布线

    上传时间: 2013-10-18

    上传用户:cc1915

  • 【PPT】Workflows印刷工作流程

    Workflows印刷工作流程。

    标签: Workflows 工作流程

    上传时间: 2013-10-30

    上传用户:q3290766

  • Xilinx FPGA集成电路的动态老化试验

      3 FPGA设计流程   完整的FPGA 设计流程包括逻辑电路设计输入、功能仿真、综合及时序分析、实现、加载配置、调试。FPGA 配置就是将特定的应用程序设计按FPGA设计流程转化为数据位流加载到FPGA 的内部存储器中,实现特定逻辑功能的过程。由于FPGA 电路的内部存储器都是基于RAM 工艺的,所以当FPGA电路电源掉电后,内部存储器中已加载的位流数据将随之丢失。所以,通常将设计完成的FPGA 位流数据存于外部存储器中,每次上电自动进行FPGA电路配置加载。   4 FPGA配置原理    以Xilinx公司的Qpro Virtex Hi-Rel系列XQV100电路为例,FPGA的配置模式有四种方案可选择:MasterSerial Mode,Slave Serial Mode,Master selectMAPMode,Slave selectMAP Mode。配置是通过芯片上的一组专/ 复用引脚信号完成的,主要配置功能信号如下:   (1)M0、M1、M2:下载配置模式选择;   (2)CLK:配置时钟信号;   (3)DONE:显示配置状态、控制器件启动;

    标签: Xilinx FPGA 集成电路 动态老化

    上传时间: 2013-11-18

    上传用户:oojj

  • 几篇关于ModelSim仿真的资料

    modelsimSE相关的仿真资料,适合初学者 也有些是关于altera和xilinx的

    标签: ModelSim 仿真

    上传时间: 2015-01-01

    上传用户:youth25

  • Quartus仿真步骤

    qutus软件仿真步骤。很全的哦

    标签: Quartus 仿真

    上传时间: 2013-10-28

    上传用户:haiya2000

  • Protel99SE设计与仿真

    Protel99SE电路设计与仿真

    标签: Protel 99 SE 仿真

    上传时间: 2013-10-23

    上传用户:ks201314

  • 高速PCB基础理论及内存仿真技术

    高速PCB基础理论及内存仿真技术

    标签: PCB 内存 仿真技术

    上传时间: 2013-11-07

    上传用户:jrsoft

  • 用Proteus ISIS的怎样原理图仿真

    用Proteus ISIS的怎样原理图仿真

    标签: Proteus ISIS 原理图 仿真

    上传时间: 2013-10-31

    上传用户:shirleyYim