虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

仿真<b>设计</b>

  • PCI总线接口控制器的FPGA设计

    本论文采用TOP-DOWN设计方法对PCI总线接口控制器的设计与实现进行了研究,对PCI总线协议做了比较深刻的理解和分析.本论文以PCI总线接口控制器的设计和实现为线索,阐述了PCI总线接口控制器设计、仿真及综合、验证的各个步骤,以及PCI板卡驱动程序的编写和调试.作为PCI接口控制器下一步发展的前瞻性研究,还介绍PCI接口控制器DMA传输方式的实现思路及功能模块划分.在本论文的研究中,重点分析了PCI总线接口控制器的设计、对PCI总线协议的分析理解是进行PCI总线接口控制器设计的前提,而对PCI总线接口控制器的功能分析和结构划分是设计的关键.本论文在对PCI总线接口控制器的功能分析和结构分析的基础上,对PCI总线接口控制器的整体设计和子模块的划分和实现进行了详细的分析阐述.通过本论文的研究,完成了PCI总线接口控制器的设计,并且通过编写测试激励程序完成了功能仿真,以及布局布线后的时序仿真,并设计了PCB实验板进行了测试,证明所实现的PCI接口控制器完成了要求的功能.

    标签: FPGA PCI 总线接口 控制器

    上传时间: 2013-04-24

    上传用户:stvnash

  • 基于FPGA的视频压缩IP核设计

    结合视频压缩的理论以及IP核设计中对于仿真验证的要求,本文设计了视频压缩IP核FPGA仿真验证平台.其硬件子平台以Xilinx公司XC2V3000为核心,针对视频压缩IP核应用仿真要求设计外围电路,构建一个视频压缩IP核的硬件仿真原型,采用运行于上位机上的控制和驱动软件作为软件解码子平台.同时还设计了完全独立于硬件之外的ModelSim软件仿真验证平台.以FPGA仿真验证平台为载体,本文设计了基于H.263协议的视频压缩IP核.经过ModelSim下的软件平台仿真调试与硬件平台调试相结合的手段,作者完成了视频压缩IP核的仿真验证.

    标签: FPGA 视频压缩 IP核

    上传时间: 2013-05-31

    上传用户:ikemada

  • 基于ARM的嵌入式SUAV飞控系统设计与实现

    本课题源于空中机器人大赛参赛项目。针对比赛要求,提出了一种基于ARM的低成本、高性能的嵌入式微小无人机飞行控制系统的整体方案,并由此展开了一系列的研究工作。 本文的重点是飞行控制系统的姿态确定系统设计和飞行控制系统的硬件设计及实现。 本文首先回顾了国内外微小无人机发展历程,介绍了其研究现状,并指出了微小无人机的发展趋势。根据需求设计了低价位、高性能的嵌入式微小无人机飞行控制系统的整体方案。 设计了低成本、低功耗的微小无人机的姿态确定系统方案,利用姿态四元数、龙格库塔法、高斯牛顿法和扩展卡尔曼滤波器估计出系统的姿态矩阵;对姿态确定方案进行了仿真。 设计了基于ARM的飞行控制系统的硬件部分,包括电源及复位电路,UART、SPI、JTAG等接口电路,PWM信号发生电路,A/D采样电路及前置电路,光电耦合电路等;完成了整个飞控系统PCB板制作以及对所设计电路的调试工作,使得系统运转正常。 最后针对本文设计的硬件平台进行了启动代码等系统底层软件的编写和调试,建立了系统的启动环境。

    标签: SUAV ARM 嵌入式 飞控

    上传时间: 2013-06-03

    上传用户:kgylah

  • 基于FPGA的8位增强型CPU设计与验证

    随着信息技术的发展,系统级芯片SoC(System on a Chip)成为集成电路发展的主流。SoC技术以其成本低、功耗小、集成度高的优势正广泛地应用于嵌入式系统中。通过对8位增强型CPU内核的研究及其在FPGA(Field Programmable Gate Arrav)上的实现,对SoC设计作了初步研究。 在对Intel MCS-8051的汇编指令集进行了深入地分析的基础上,按照至顶向下的模块化的高层次设计流程,对8位CPU进行了顶层功能和结构的定义与划分,并逐步细化了各个层次的模块设计,建立了具有CPU及定时器,中断,串行等外部接口的模型。 利用5种寻址方式完成了8位CPU的数据通路的设计规划。利用有限状态机及微程序的思想完成了控制通路的各个层次模块的设计规划。利用组合电路与时序电路相结合的思想完成了定时器,中断以及串行接口的规划。采用边沿触发使得一个机器周期对应一个时钟周期,执行效率提高。使用硬件描述语言实现了各个模块的设计。借助EDA工具ISE集成开发环境完成了各个模块的编程、调试和面向FPGA的布局布线;在Synplify pro综合工具中完成了综合;使用Modelsim SE仿真工具对其进行了完整的功能仿真和时序仿真。 设计了一个通用的扩展接口控制器对原有的8位处理器进行扩展,加入高速DI,DO以及SPI接口,增强了8位处理器的功能,可以用于现有单片机进行升级和扩展。 本设计的CPU全面兼容MCS-51汇编指令集全部的111条指令,在时钟频率和指令的执行效率指标上均优于传统的MCS-51内核。本设计以硬件描述语言代码形式存在可与任何综合库、工艺库以及FPGA结合开发出用户需要的固核和硬核,可读性好,易于扩展使用,易于升级,比较有实用价值。本设计通过FPGA验证。

    标签: FPGA CPU 8位 增强型

    上传时间: 2013-04-24

    上传用户:jlyaccounts

  • 基于MATLAB的QPSK仿真与分析

    ·摘 要:本文根据当今现代通信技术的发展,对QPSK信号的工作原理进行了分析。利用Simulink仿真工具设计出一个QPSK仿真模型,以衡量QPSK存高斯白噪声信道中的性能,并对仿真结果进行了分析。[著者文摘]

    标签: MATLAB QPSK 仿真

    上传时间: 2013-04-24

    上传用户:DanXu

  • CPLD与8051的总线接口的VHDL设计源码及原理图和说明

    CPLD与8051的总线接口的VHDL设计源码,包括原理图,VHDL语言的源程序,仿真波形,设计的详细说明

    标签: CPLD 8051 VHDL 总线接口

    上传时间: 2013-09-01

    上传用户:bpgfl

  • 大功率全桥串联谐振充电电源理论设计

    为了对电容重复频率且高能量转换效率地充电,开展了全桥串联谐振充电电源的理论设计。通过数值解析的方法获得谐振电感、电容、功率器件耐压与通流、电源功率、脉冲变压器伏秒数等参数,通过数值模拟的方法获得脉冲变压器励磁电感参数,以基于Pspice的全电路仿真验证设计参数的合理性。仿真结果表明为了实现对110 nF电容1 kHz重频充电,在初级电压为1.2 kV和谐振参数为33 kHz时,谐振电感、电容应分别为625 nH,37 μF,脉冲变压器伏秒数、励磁电感至少分别应为45 mVs、1 mH,功率器件峰值电流约300 A。

    标签: 大功率 全桥 串联谐振 充电电源

    上传时间: 2013-11-08

    上传用户:angle

  • 微电脑型数学演算式双输出隔离传送器

    特点(FEATURES) 精确度0.1%满刻度 (Accuracy 0.1%F.S.) 可作各式数学演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A| (Math functioA+B/A-B/AxB/A/B/A&B(Hi&Lo)/|A|/etc.....) 16 BIT 类比输出功能(16 bit DAC isolating analog output function) 输入/输出1/输出2绝缘耐压2仟伏特/1分钟(Dielectric strength 2KVac/1min. (input/output1/output2/power)) 宽范围交直流两用电源设计(Wide input range for auxiliary power) 尺寸小,稳定性高(Dimension small and High stability)

    标签: 微电脑 数学演算 输出 隔离传送器

    上传时间: 2013-11-24

    上传用户:541657925

  • 基于单片机虚拟串口驱动LCD1602的电路仿真

    基于M ult isim 10 仿真软件, 设计单片机的虚拟串口驱动LCD1602 液晶电路。实现了虚拟串口扩展并行输出的功能。该设计适用单片机UART 串口被占用时, 以最少的单片机IöO 口驱动LCD1602, 满足显示电路中复杂信息的需求。与传统的设计手段相比, 在M ult isim 10 平台支撑下, 设计电路更方便快捷, 并可通过仿真结果直接观测和验证设计电路是否达到要求, 具有省时、低耗、高效的优越性。

    标签: 1602 LCD 单片机 虚拟串口

    上传时间: 2013-10-11

    上传用户:xywhw1

  • 基于CCS的DSP算法仿真实验设计

    摘要:简要介绍了CCS软件的主要功能,利用CCS软件,设计数字信号处理实验课程,实现了FFT算法的谱分析和FIR滤波器。

    标签: CCS DSP 算法 仿真实验

    上传时间: 2013-10-22

    上传用户:huanglang