虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

任务<b>管理器</b>

  • 基于FPGA的全数字激光测距信号处理

    激光测距是一种非接触式的测量技术,已被广泛使用于遥感、精密测量、工程建设、安全监测以及智能控制等领域。早期的激光测距系统在激光接收机中通过分立的单元电路处理激光发、收信号以测量光脉冲往返时间,使得开发成本高、电路复杂,调试困难,精度以及可靠性相对较差,体积和重量也较大,且没有与其他仪器相匹配的标准接口,上述缺陷阻碍了激光测距系统的普及应用。 本文针对激光测距信号处理系统设计了一套全数字集成方案,除激光发射、接收电路以外,将信号发生、信号采集、综合控制、数据处理和数据传输五个部分集成为一块专用集成电路。这样就不再需要DA转换和AD转换电路和滤波处理等模块,可以直接对信号进行数字信号处理。与分立的单元电路构成的激光测距信号处珲相比,可以大大降低激光测距系统的成本,缩短激光测距的研制周期。并且由于专用集成电路带有标准的RS232接口,可以直接与通信模块连接,构成激光遥测实时监控系统,通过LED实时显示测距结果。这样使得激光测距系统只需由激光器LD、接收PD和一片集成电路组成即可,提出了桥梁的位移监测技术方法,并设计出一种针对桥梁的位移监测的具有既便携、有效又经济实用的监测样机。 本文基于xil inx公司提供的开发环境(ise8.2)、和Virtex2P系列XC2VP30的开发版来设计的,提出一种基于方波的利用DCM(数字时钟管理器)检相的相位式测距方法;采用三把侧尺频率分别是30MHz、3MHz、lOkHz,对应的测尺长度分别为5米、50米和15000米,对应的精度分别为±0.02米、±0.5米和±5米。设计了一套激光测距全数字信号处理系统。为了证明本系统的准确性,另外设计了一套利用延时的方法来模拟激光光路,经过测试,证明利用DCM检相的相位式测距方法对于桥梁的位移监测是可行的,测量精度和测量结果也满足设计方案要求。

    标签: FPGA 全数字 信号处理 激光测距

    上传时间: 2013-06-12

    上传用户:fanboynet

  • 中兴通讯康讯EDA工具手册

    Cadence 软件是我们公司统一使用的原理图设计、PCB 设计、高速仿真、自动布线的EDA 工具。本篇 Cadence 使用手册是一本基于Allegro SPB V15.2 版本的Cadence 软件的基础使用手册,包括原理图设计、 PCB 设计、高速仿真、约束管理器、自动布线五个方面的内容,是一个入门级的教材。通过这本手册旨在 让新进员工能掌握Cadence 的基本使用方法,能独立进行原理图及PCB 的设计,了解自动布线、约束管理 器的使用,熟悉高速仿真的过程,并对公司的EDA 流程有全面的了解。

    标签: EDA 中兴通讯

    上传时间: 2013-04-24

    上传用户:天天天天

  • KEIL C51 V7.02.rar

    KEILC51标准C编译器为8051微控制器的软件开发提供了C语言环境,同时保留了汇编代码高效,快速的特点。C51编译器的功能不断增强, 使你可以更加贴近CPU本身,及其它的衍生产品。C51已被完全集成到uVision2的集成开发环境中,这个集成开发环境包含:编译器,汇编器,实时操作系统,项目管理器,调试器。uVision2 IDE可为它们提供单一而灵活的开发环境。 C51 V7版本是目前最高效、灵活的8051开发平台。它可以支持所有8051的衍生产品,也可以支持所有兼容的仿真器,同时支持其它第三 方

    标签: KEIL C51 02

    上传时间: 2013-04-24

    上传用户:cuiyashuo

  • 多功能车辆总线一类设备的FPGA实现

    多功能车辆总线一类设备是一个在列车通信网(TCN,TrainCommunication Network)中普遍使用的网络接口单元。目前我国的新式列车大多采用列车通信网传输列车中大量的控制和服务信息。但使用的列车通信网产品主要为国外进口,因此迫切需要研制具有自主知识产权的列车通信网产品。 论文以一类设备控制器的设计为核心,采取自顶向下的模块设计方法。将设备控制器分为同步层和数据处理层来分别实现对帧的发送与接收处理和对帧数据的提取与存储处理。 同步层包含帧的识别模块、曼彻斯特译码模块、曼彻斯特编码与帧封装三个模块。帧识别模块检测帧的起始位并对帧类型进行判断。译码模块根据采集的样本值来判断曼彻斯特编码的值,采样的难点在于非理想信号带来的采样误差,论文使用结合位同步的多点采样法来提高采样质量。帧分界符中的非数据符不需要进行曼彻斯特编码,编码时在非数据符位关闭编码电路使非数据符保持原来的编码输出。 数据处理层以主控单元(MCU,Main Control Unit)和通信存储器为设计核心。MCU是控制器的核心,对接收的主帧进行分析,判断是从通信存储器相应端口取出应答从帧并发送,还是准备接收从帧并存入通信存储器。通信存储器存储设备的通信数据,合适的地址分配能简化MCU的控制程序,论文固定了通信存储器端口大小使MCU可以根据一个固定的公式进行端口的遍历从而简化了MCU程序的复杂度。数据在传输中由于受到干扰和冲突等问题而出现错误,论文采用循环冗余检验码结合偶检验扩展来对传输数据进行差错控制。 最后,使用FPGA和硬件描述语言Verilog HDL开发出了MVB一类设备。目前该一类设备已运用在SS4G电力机车的制动控制单元(BCU.Brake Control Unit)中并在铁道科学研究院通过了TCN通信测试。一类设备的成功研制为列车通信网中总线管理器等高类设备的开发奠定了坚实的基础。

    标签: FPGA 多功能 总线 设备

    上传时间: 2013-07-27

    上传用户:qazxsw

  • 基于DSP的SPWM波设计与实现

    · 摘要:  介绍了采用TI公司最新推出的控制用芯片TMS320F2812,利用其事件管理器的3个全比较单元生成三相对称SPWM波的设计方案.同时,文中还给出了相关源程序代码及脉宽计算的具体推导.最后通过实验,得到了令人满意的输出波形.  

    标签: SPWM DSP

    上传时间: 2013-05-31

    上传用户:脚趾头

  • avr编译工具ICCAVR

    1.ICCAVR是一个综合了编辑器和工程管理器的集成工作环境(IDE);   2.源文件全部被组织到工程之中,文件的编辑和工程的构筑也在这个环境中完成,错误显   示在状态窗口中,并且当你点击编译错误时,光标自动跳转到错误的那一行;   3.该工程管理器还能直接产生 INTEL HEX格式文件的烧写文件(该格式的文件可被大多数   编程器所支持,可以直接下载到芯片中使用)和符合 AVRStudio的调试文件(COFF格式)。   4.ICCAVR是一个32位的程序,支持长文件名。   5.ICCAVR]是一个综合了编辑器和工程管理器的集成开发环境(IDE),是一个纯32位的程序,可在 Win 95、Win 98、Win ME、Win NT、Win 2000、Win XP和Win 7环境下运行。

    标签: ICCAVR avr 编译工具

    上传时间: 2013-04-24

    上传用户:wsm555

  • c/c++常用软件

    ftp工具:FlashFXP4.2.4.1785(最新ftp汉化版),界面直观,功能齐全。 ssh工具:putty0.62,简单易用,支持ftp,vsftp,ssh,telnet,serial Ports. 编辑工具:editplus(带注册码),notepad6.1.5,这两款都是代码编辑工具,各具优点,功能都非常齐全,写代码的必备。 资源管理器:Q-Dir,该软件界面由四个资源管理窗口,便于文件比较,对照。 调试助手:网络调试助手(NetAssist),串口调试助手(UartAssist)。

    标签: 软件

    上传时间: 2013-05-17

    上传用户:米卡

  • Protel99se SDK

    Protel99se SDK\r\n\r\nProtel向用户提供SDK软件包。SDK软件包包括:服务器生成向导和Protel API及相关文档资料。\r\n\r\n 服务器生成向导是一个运行于设计资源管理器的插入式服务器,它为用户生成第三方EDA软件模板的原代码和安装文件(.INS文件),安装文件用于将用户开发的第三方EDA软件安装在设计资源管理器平台上。服务器生成向导可以为用户生成两种格式的原代码:Delphi和C++ Builder。\r\n\r\n为方便用户开发第三方EDA软件,Protel向用户

    标签: Protel SDK 99 se

    上传时间: 2013-09-18

    上传用户:txfyddz

  • Protel最新版本Altium Designer 6.0

    Altium Designer 6.0保留了包括全面集成化的版本控制系统的图形化团队设计功能,例如:内嵌了文档历史管理系统、新增强大的可以检测原理图与PCB  文件的差异的工程比较修正功能、元件到文档的链接功能。Altium Designer 6.0 存储管理器可以帮助比较并恢复旧的工程文件功能的高级文件控制和易用的备份管理;比较功能不仅能查找电气差异,也包括原理图与PCB 文档间图形变化;还提供无需第三方版本控制系统的完整的本地文件历史管理功能。强大的设计比较工具不仅可以随时用于同步原理图工程到PCB,也可以被用于比较两个文档,例如:两个网表、两张原理图、网表和PCB等等。还可以是元件与连通性比较。

    标签: Designer Protel Altium 6.0

    上传时间: 2013-11-03

    上传用户:RQB123

  • Allegro(cadence)_EDA工具手册

    系统组成.......................................................................................................................................................... 31.1 库 ...................................................................................................................................................... 31.2 原理图输入 ...................................................................................................................................... 31.3 设计转换和修改管理 ....................................................................................................................... 31.4 物理设计与加工数据的生成 ........................................................................................................... 31.5 高速 PCB 规划设计环境.................................................................................................................. 32 Cadence 设计流程........................................................................................................................................... 33 启动项目管理器.............................................................................................................................................. 4第二章 Cadence 安装................................................................................................ 6第三章 CADENCE 库管理..................................................................................... 153.1 中兴EDA 库管理系统...................................................................................................................... 153.2 CADENCE 库结构............................................................................................................................ 173.2.1 原理图(Concept HDL)库结构:........................................................................................ 173.2.2 PCB 库结构:............................................................................................................................. 173.2.3 仿真库结构: ............................................................................................................................. 18第四章 公司的 PCB 设计规范............................................................................... 19第五章常用技巧和常见问题处理......................................................................... 19

    标签: Allegro cadence EDA

    上传时间: 2013-10-31

    上传用户:ligi201200