虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

代码查看器

  • 正点原子高速无线调试器用户资料

    1 产品简介1.1 产品特点下载速度快,超越 JLINK V8,接近 JLINK V9采用 2.4G 无线通信,自动跳频支持 1.8V~5V 设备,自动检测支持 1.8V/3.3V/5V 电源输出,上位机设置支持目标板取电/给目标板供电支持 MDK/IAR 编译器,无需驱动,不丢固件支持 Cortex M0/M1/M3/M4/M7 等内核 ARM 芯片支持仿真调试,支持代码下载、支持虚拟串口提供 20P 标准 JTAG 接口、提供 4P 简化 SWD 接口支持 XP/WIN7/WIN8/WIN10 等操作系统尺寸小巧,携带方便1.2 基本参数产品名称 ATK-HSWLDBG 高速无线调试器产品型号 ATK-HSWLDBG支持芯片 ARM Cortex M0/M1/M3/M4/M7 全系列通信方式 USB(免驱)仿真接口 JTAG、SWD支持编译器 MDK、IAR串口速度 10Mbps(max)烧录速度 10M通信距离 ≥10MTX 端工作电压 5V(USB 供电)TX 端工作电流 151mARX 端工作电压 3.3V/5V(USB 或者 JTAG 或者 SWD 供电)RX 端工作电流 132mA@5V工作温度 -40℃~+85℃尺寸 66.5mm*40mm*17mm1.3 产品实物图图 发送端图 接收端图 接收端接口输出电压示意图,所有标注 GND 的引脚均为地线1.4 接线示意图高速无线调试器发送端,接线图:高速无线调试器接收端,JTAG/SWD 接口供电,接线示意图:高速无线调试器接收端,USB 接口供电,接线示意图:1.5 高速无线调试器工作原理示意图电脑端 高速无线调试器发送端 USB 接口目标 MCU 高速无线调试器接收端 JTAG/SWD 接口目标 MCU 高速无线调试器接收端5V 电源JTAG/SW 接口 USB 接口高速无线调试器JTAG/SW 接口 目标 MCU 高速无线调试器接收端USB 接口 电脑端 高速无线调试器发送端无线模块无线模块2、MDK 配置教程注意:低版本 MDK 对高速无线调试器的支持不完善,推荐 MDK5.23及以上版本。MDK5.23~MDK5.26 对高速 DAP 的支持都有 bug,必须打补丁。参考“mdk 补丁”文件夹下的相关文档解决。SWD 如果接3 线,请查看第 10 章,常见问题 1。要提高速度,参考 4.2 节配置无线参数为大包模式。如果无线通信不稳定,参考常见问题 4。

    标签: 高速无线调试器

    上传时间: 2022-06-04

    上传用户:d1997wayne

  • STM8S标准库代码自动生成代器 最新版V2.0

    STM8S标准库代码自动生成代器 最新版V2.0 只需点击少量按钮自动生成标准库函数,复制到编译器直接用

    标签: stm8s 代码自动生成器

    上传时间: 2022-07-26

    上传用户:1208020161

  • 单片机定时器中断原理和C语言代码详解

    该文档为单片机定时器中断原理和C语言代码详解总结文档,是一份不错的参考资料,感兴趣的可以下载看看,,,,,,,,,,,,,,,,,

    标签: 单片机

    上传时间: 2022-08-10

    上传用户:d1997wayne

  • 大功率DCDC变换器ARM控制系统及EMC的研究.rar

    本文对燃料电池车用DC/DC变换器的基本原理以及控制策略进行了较为详尽的分析和讨论,对基于ARM的DC/DC变换器控制系统的软硬件设计作了较为详尽的论述,对控制系统的电磁兼容作了详细的研究并给出了提高电磁兼容能力的措施。本文介绍了本课题研究的背景,燃料电池电动汽车的特性和研究的目的与意义并分析了大功率DC/DC变换器主电路的拓扑结构、工作原理和电磁兼容环境。在此基础上,从控制电路的最小系统、检测系统、脉冲发生系统以及驱动电路、CAN通讯电路等方面重点讨论了DC/DC变换器控制系统的硬件设计以及驱动电路的设计。本文在DC/DC变换器电感电流连续状态空间小信号数学模型的基础上,应用MATLAB软件对大功率DC/DC变换器单环控制系统进行了建模和仿真分析,给出了具有实际指导意义的结论,设计了基于ARM控制系统的软件结构并编写了相应的软件代码。此外,本文从硬件和软件两个方面重点讨论了控制系统的电磁兼容以及抗干扰措施。在系统硬件和软件基础上进行了功率试验并给出了试验结果以及今后改进的方向。

    标签: DCDC ARM EMC

    上传时间: 2013-05-28

    上传用户:思琦琦

  • 基于DSP的TCR型动态无功补偿器的研究.rar

    大功率电力电子装置的广泛应用使电力系统无功功率补偿和谐波污染问题日趋严重,动态无功功率补偿和谐波抑制成为现代电力传动领域研究的热点。传统补偿技术由于主控制器运算能力的限制,难以对实时信号进行有效分析,影响了补偿效果。而DSP计算速度快,能够实现复杂的数字信号处理或数字实时控制。本文针对矿井直流提升机的无功补偿问题,设计了一种基于DSP的TCR型动态无功补偿器,以稳定电网电压、减小电压波动,提高功率因数。 本文综述了无功补偿技术的国内外研究概况、水平和发展趋势,基于 MATLAB 对电力电子装置谐波源进行了谐波分析与仿真,分析和介绍了 TCR 的无功补偿原理及瞬时无功理论,确定了无功补偿系统主电路及其控制系统,提出了系统的总体方案。 本设计选用 TMS320F2812 DSP 芯片作为主处理器,设计了信号输入、滤波放大和信号调理等 DSP 外围硬件电路;软件方面采用模块化设计,编写了软件流程图,给出了部分程序代码。 本文基于MATLAB软件对无功补偿控制系统的补偿效果进行了模拟仿真。仿真结果表明:系统线电压、负载无功功率和TCR无功功率等在两个周期内达到稳定,系统线电压波动小于3%,系统线电压和系统线电流中仅含有较少量的5次、7次和 11 次谐波,总谐波畸变率满足《公用电网谐波》标准的要求,为在煤矿中的实际应用提供了理论基础。

    标签: DSP TCR 动态

    上传时间: 2013-07-24

    上传用户:PresidentHuang

  • 基于FPGA的RS255,223编解码器的高速并行实现.rar

    随着信息时代的到来,用户对数据保护和传输可靠性的要求也在不断提高。由于信道衰落,信号经信道传输后,到达接收端不可避免地会受到干扰而出现信号失真。因此需要采用差错控制技术来检测和纠正由信道失真引起的信息传输错误。RS(Reed—Solomon)码是差错控制领域中一类重要的线性分组码,由于它编解码结构相对固定,性能强,不但可以纠正随机差错,而且对突发错误的纠错能力也很强,被广泛应用在数字通信、数据存储系统中,以满足对数据传输通道可靠性的要求。因此设计一款高性能的RS编解码器不但具有很大的应用意义,而且具有相当大的经济价值。 本文首先介绍了线形分组码及其子码循环码、BCH码的基础理论知识,重点介绍了BCH码的重要分支RS码的常用编解码算法。由于其算法在有限域上进行,接着介绍了有限域的有关理论。基于RS码传统的单倍结构,本文提出了一种八倍并行编码及九倍并行解码方案,并用Verilog HDL语言实现。其中编码器基于传统的线性反馈移位寄存器除法电路并进行八倍并行扩展,译码器关键方程求解模块基于修正的欧几里德算法设计了一种便于硬件实现的脉动关键方程求解结构,其他模块均采用九倍并行实现。由于进行了超前运算、流水线及并行处理,使编解码的数据吞吐量大为提高,同时延时更小。 本论文设计了C++仿真平台,并与HDL代码结果进行了对比验证。Verilog HDL代码经过modelsim仿真验证,并在ALTERA STRATIX3 EP3SL15OF1152C2 FPGA上进行综合验证以及静态时序分析,综合软件为QUATURSⅡ V8.0。验证及测试表明,本设计在满足编解码基本功能的基础上,能够实现数据的高吞吐量和低延时传输,达到性能指标要求。本论文在基于FPGA的RS(255,223)编解码器的高速并行实现方面的研究成果,具有通用性、可移植性,有一定的理论及经济价值。

    标签: FPGA 255 223

    上传时间: 2013-04-24

    上传用户:思琦琦

  • 基于FPGA与AD9857的四路DVBC调制器的设计.rar

    随着数字时代的到来,信息化程度的不断提高,人们相互之间的信息和数据交换日益增加。正交幅度调制器(QAM Modulator)作为一种高频谱利用率的数字调制方式,在数字电视广播、固定宽带无线接入、卫星通信、数字微波传输等宽带通信领域得到了广泛应用。 近年来,集成电路和数字通信技术飞速发展,FPGA作为集成度高、使用方便、代码可移植性等优点的通用逻辑开发芯片,在电子设计行业深受欢迎,市场占有率不断攀升。本文研究基于FPGA与AD9857实现四路QAM调制的全过程。FPGA实现信源处理、信道编码输出四路基带I/Q信号,AD9857实现对四路I/Q信号的调制,输出中频信号。本文具体内容总结如下: 1.介绍国内数字电视发展状况、国内国际的数字电视标准,并详细介绍国内有线电视的系统组成及QAM调制器的发展过程。 2.研究了QAM调制原理,其中包括信源编码、TS流标准格式转换、信道编码的原理及AD9857的工作原理等。并着重研究了信道编码过程,包括能量扩散、RS编码、数据交织、星座映射与差分编码等。 3.深入研究了基于FPAG与AD9857电路设计,其中包括详细研究了FPGA与AD9857的电路设计、在allegro下的PCB设计及光绘文件的制作,并做成成品。 4.简单介绍了FPGA的开发流程。 5.深入研究了基于FPAG代码开发,其中主要包括I2C接口实现,ASI到SPI的转换,信道编码中的TS流包处理、能量扩散、RS编码、数据交织、星座映射与差分编码的实现及AD9857的FPGA控制使其实现四路QAM的调制。 6.介绍代码测试、电路测试及系统指标测试。 最终系统指标测试表明基于FPGA与AD9857的四路DVB-C调制器基本达到了国标的要求。

    标签: FPGA 9857 DVBC

    上传时间: 2013-04-24

    上传用户:sn2080395

  • 基于软件无线电的16QAM调制解调器设计与FPGA实现.rar

    本文将高效数字调制方式QAM和软件无线电技术相结合,在大规模可编程逻辑器件FPGA上对16QAM算法实现。在当今频谱资源日趋紧缺的情况下有很大现实意义。 论文对16QAM软件实现的基础理论,带通采样理论、变速率数字信号处理相关抽取内插技术做了推导和分析;深入研究了软件无线电核心技术数字下变频原理和其实现结构;对CIC、半带等高效数字滤波器原理结构和性能作了研究;16QAM调制和解调系统设计采用自项向下设计思想;采用硬件描述语言VerilogHDL在EDA工具QuartusII环境下实现代码输入;对系统调试采用了算法仿真和在系统实测调试相结合方法。 论文首先对16QAM调制解调算法进行系统级仿真,并对实现的各模块的可行性仿真验证,在此基础上,完成了调制端16QAM信号的时钟分频模块、串并转换模块、星座映射、8倍零值内插、低通滤波以及FPGA和AD9857接口等模块;解调器主要完成带通采样、16倍CIC抽取滤波,升余弦滚降滤波,以及16QAM解码等模块,实现了16QAM调制器;给出了中频信号时域测试波形和频谱图。本系统在200KHz带宽下实现了512Kbps的高速数据数率传输。论文还对增强型数字锁相环EPLL的实现结构进行了研究和性能分析。

    标签: FPGA QAM 16

    上传时间: 2013-07-10

    上传用户:kennyplds

  • 基于ARM和WindowsCE的H264解码器的研究及优化

    随着通信产业的发展,尤其是今年3G牌照的发放,视频业务在移动多媒体方面将会有更加重要的地位,所以在移动终端上实现支持高效视频编码标准的解码功能就成为一项非常有实际意义的工作。 H.264作为新一代的高压缩率的视频标准,凭借其较高的压缩率和优秀图像质量,使得H.264只要利用较小的空间就能存储更多的视频数据,在更低的网络带宽条件下提供更优质量的视频。然而高度的压缩必然付出较高的硬件代价。如何能完成视频良好解码并能节约硬件资源成为研究热点。 考虑到H.264视频编解码的计算复杂度,在硬件选择上一般比较注重高性能处理器的选择。计算目前主流的实现方式包括ASIC的专用集成芯片实现或者是DSP的软件实现。ARM处理器伴随技术的进步,尤其是对支持数字信号处理的功能加强后,在视频编解码领域的应用也越来越广泛。 本文以WindowsCE5.0和S3C2440A嵌入式平台作为H.264解码器的载体,研究的代码版本是t264-src-0.14,主要进行了以下几个方面的工作: 研究了H.264视频压缩标准和它的体系结构,尤其是对解码器部分进行了硬件要求的分析。 深入研究了WINCE5.0和ARM结合的平台特性,根据实际的硬件平台需要,定制了相应的操作系统。 完成了基于T264代码的解码库在WINCE5.0下的移植,并进行了相应的代码和算法的优化并完成了基于WINCE5.0操作系统下播放程序的编写。 通过实验数据证明,在基于单核的ARM芯片中,主要靠软件进行QCIF格式的H.264视频解码从而获得良好播放效果的方法是有效的。

    标签: WindowsCE H264 ARM 解码器

    上传时间: 2013-07-24

    上传用户:myworkpost

  • 基于ARM嵌入式平台的RFID阅读器设计.pdf

    射频识别技术(RFID,RadioFrequencyIdentification)是目前自动识别技术发展的趋势所在,更被誉为21世纪最重要的十大技术之一。当成本这一始终阻碍RFID得到全面发展的问题在全球各国政府政策的支持下得到解决后,RFID得到了前所未有的广泛发展和应用。在条形码逐步被RFID标签取代的今天,作为RFID系统核心组成部分的RFID阅读器,有着极其广泛的技术开发空间和市场前景。如何根据应用的需要,设计出性能良好、使用方便并且具有相当通用性的RFID阅读器产品,是众多企业和单位在应用中会遇到的课题。 本文首先简单介绍了RFID基本原理和RFID阅读器系统结构,然后结合工程项目的要求,介绍了一个基于ARM嵌入式平台的便携式RFID阅读器的设计实现的实例。在设计和实现过程中,首先进行了系统需求和特点的分析,结合系统便携化和功能复杂性方面的特点以及ARM嵌入式系统的优势制定了系统方案并进行了功能模块划分。然后在此基础上设计了各模块的硬件电路,编写了相应的驱动和测试程序。并且利用这些驱动和测试代码在ADS环境下通过JTAG接口对电路进行了调试和功能验证。接着采用802.11b/g方案对阅读器进行了无线组网的设计。此后在硬件系统的基础上,简述了Linux嵌入式操作系统下阅读器软件的开发。文章最后还介绍了将所设计实现的样机投入实际应用环境下的测试情况,详细描述了测试的内容、方法和结果。 文章试图通过对一个阅读器开发实例的详细介绍,提出一套完整的阅读器设计思路和流程,为学习和开发人员提供帮助。

    标签: RFID ARM 嵌入式平台

    上传时间: 2013-04-24

    上传用户:hmr0452