从机模式

共 140 篇文章
从机模式 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 140 篇文章,持续更新中。

PSoC在时间谱采集电路中的应用

<span id="LbZY">在脉冲中子氧活化测井仪中,伽马射线时间谱的采集是仪器至为关键的部分。伽马射线时间谱采集电路常用的设计采用单片机与CPLD组合的方案,CPLD实现伽马射线计数,单片机则负责数据的处理、传输等工作。基于单片PSoC芯片的新方案,设计了伽马射线时间谱采集电路,实现了同样的功能。功能考核和高温考核证明,该方案有效、可靠,解决了高温CPLD价格昂贵且难以购买的问题,同时还能减

基于EEMD的故障微弱信号特征提取研究

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">总体平均经验模式分解(EEMD)方法是一种先进的时频分析方法,非常适合于对非平稳故障微弱信号的分析处理。文中介绍了EEMD方法的原理与算法实现步骤,重点

5 Gsps高速数据采集系统的设计与实现

<p> <span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">以某高速实时频谱仪为应用背景,论述了5 Gsps采样率的高速数据采集系统的构成和设计要点,着重分析了采集系统的关键部分高速ADC(analog to digital,模数转换器)的设计、系统采样时钟设计、模数

VMI技术研究综述

<span id="LbZY">虚拟机自省(Virtual Machine Introspection,VMI)技术充分利用虚拟机管理器的较高权限,可以实现在单独的虚拟机中部署安全工具对目标虚拟机进行监测,为进行各种安全研究工作提供了很好的解决途径,从而随着虚拟化技术的发展成为一种应用趋势。基于为更深入的理解和更好的应用VMI技术提供参考作用的目的,本文对VMI技术进行了分析研究。采用分析总结的方

基于第二代电流传输器的积分器设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 20.909090042114258px; ">介绍了一种基于低压、宽带、轨对轨、自偏置CMOS第二代电流传输器(CCII)的电流模式积分器电路,能广泛应用于无线通讯、

调频接收机经典设计讲解(超详细)

介绍调频收音机各部分单元电路及功能,整机工作原理

用于UHF RFID阅读器的无电感巴伦LNA设计

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">设计了一款用于UHF RFID射频前端接收机的高线性度LNA。该低噪声放大器采用噪声消除技术,具有单端输入差分输出的功能,能够同时实现输出平衡,噪声消除

FPU加法器的设计与实现

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 20.909090042114258px; ">浮点运算器的核心运算部件是浮点加法器,它是实现浮点指令各种运算的基础,其设计优化对于提高浮点运算的速度和精度相当关键。文

基于F1596的乘积型混频器电路设计与实现

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; font-size: 11.818181991577148px; line-height: 21px; ">针对混频器在接收机电路中的重要性,设计实现了一种基于F1596的乘积型混频器电路。为使该电路能够输出频率稳定的信号,在电路设计中采用鉴频器取样控制VCO

SMT之ROHS制程中的几个问题

摘要:随着电子产品全球采购,全球制造的发展,SMT制造业从2006年7月份起,除了航天业的电子装联还在慎重考虑外,都将要主动或被动地先后进入无铅化的电子组装时期.

紧凑式高速贴片机XP-142E/XP-143E系统手册

紧凑式高速贴片机XP-142E/XP-143E系统手册

MT-011 找出那些难以琢磨、稍纵即逝的ADC闪码和亚稳状态

数字通信系统设计关注的一个主要问题是误码率(BER)。ADC噪声对系统BER的影响可以分析得出,但前提是该噪声须为高斯噪声。遗憾的是,ADC可能存在非高斯误码,简单分析根本无法预测其对BER的贡献。在数字示波器等仪表应用中,误码率也可能造成问题,尤其是当器件工作于&ldquo;单发&rdquo;模式时,或者当器件尝试捕获偶尔出现的瞬变脉冲时。误码可能被误解为瞬变脉冲,从而导致错误的结果。本指南介绍

80c31单片机AD转换电路系统设计

自己找的AD转换设计

基于锁相放大器的试验机采集系统

<span style="color: rgb(0, 0, 0); font-family: 'Trebuchet MS', Arial; line-height: 21px; ">基于STM32、STM8处理器,设计完成了万能试验机的多个功能模块。为了提高小信号的采集精度与速度,用多处理器设计了一种混合式的锁相放大器,并运用数字处理进行进一步处理,具有很高的性价比。在位移信号采集中,运用STM8

黑魔书(逻辑门的高速特性)pdf下载

在数字设备的设计中,功耗、速度和封装是我们主要考虑的3个问题,每位设计者都希望<BR>功耗最低、速度最快并且封装最小最便宜,但是实际上,这是不可能的。我们经常是从各种型号<BR>规格的逻辑芯片中选择我们需要的,可是这些并不是适合各种场合的各种需要。<BR>当一种明显优于原来产品的新的技术产生的时候,用户还是会提出各方面设计的不同需<BR>求,因此所有的逻辑系列产品实际上都是功耗、速度与封装的一种折

硬件工程师笔试及面试题

囊括了模拟电子技术、数字电子技术、单片机原理、MCU、DSP等专业知识,同时搜集了各大名企的面试真题。

时钟分相技术应用

<p> 摘要: 介绍了时钟分相技术并讨论了时钟分相技术在高速数字电路设计中的作用。<br /> 关键词: 时钟分相技术; 应用<br /> 中图分类号: TN 79  文献标识码:A   文章编号: 025820934 (2000) 0620437203<br /> 时钟是高速数字电路设计的关键技术之一, 系统时钟的性能好坏, 直接影响了整个电路的<br /> 性能。尤其现代电子系统对性

定点乘法器设计(中文)

<p> &nbsp;</p> <p>  定点乘法器设计(中文)</p> <p>  运算符:</p> <p>   + 对其两边的数据作加法操作; A + B</p> <p>   - 从左边的数据中减去右边的数据; A - B</p> <p>   - 对跟在其后的数据作取补操作,即用0减去跟在其后的数据; - B</p> <p>   * 对其两边的数据作乘法操作; A * B</p> <

SM321中速贴片机参数

SM321中速贴片机参数

Σ-Δ模数转换器工作原理及简单分析

<span id="LbZY">&sum;-&Delta;A/D转换器是一种高精度的模数转换器,它和传统的A/D转换器不同,具有高分辨率、高集成度、造价低和使用方便的特点, 并且越来越广泛地使用在一些高精度仪器仪表和测量设备中。文章从信号的过采样、噪声整形、数字抽取滤波等方面分析了&sum;-&Delta;A/D转换器的工作原理,对人们全面了解&sum;-&Delta;A/D转换器有一定的帮助。<