二进制位
共 19 篇文章
二进制位 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 19 篇文章,持续更新中。
FPGA支持软件的汇编技术
随着微电子技术的发展,FPGA芯片在现代数字电路设计中发挥着越来越重要的作用。本课题的研究目标即为设计开发一个先进的具有自主知识产权的FPGA设计技术及相关的FPGA支持软件系统。在自主设计的FPGA芯片结构的基础上,本文提出了一种全新的编程文件格式定义。该文件以二进制作为存储方式,定义了目标器件的芯片结构和可编程资源等信息的存储结构。本文以C/C++作为开发语言,在Linux平台上实现了FPGA
数字系统设计基础教程
本书以层次设计概念为基础,据此,我们可根据系统在某一时间重要的细节来确定在不
同层次上来对系统进行观察。由于每个复杂的系统是从单个的二进制位开始而产生的,所以
将系统分析分解成多个层次是有意义的。层次方法使我们可以“放大”系统以研究其细节,
并可“缩小”整个系统来检查整个系统的行为。需要记住的重要一点是,层次的每个级别仅
仅是对同一网络的不同观察方法。我们可以从底层开始,并从简单到复杂,逐
FPGA支持软件的汇编技术.rar
随着微电子技术的发展,FPGA芯片在现代数字电路设计中发挥着越来越重要的作用。本课题的研究目标即为设计开发一个先进的具有自主知识产权的FPGA设计技术及相关的FPGA支持软件系统。在自主设计的FPGA芯片结构的基础上,本文提出了一种全新的编程文件格式定义。该文件以二进制作为存储方式,定义了目标器件的芯片结构和可编程资源等信息的存储结构。本文以C/C++作为开发语言,在Linux平台上实现了FPGA
STM32F10xxx 正交编码器接口应用笔记
<p>在马达控制类应用中, 正交编码器可以反馈马达的转子位置及转速信号。TM32F10x系列MCU集成了正交编码器接口,增量编码器可与MCU直接连接而无需外部接口电路。该应用笔记详细介绍了STM32F10x与正交编码器的接口,并附有相应的例程,使用户可以很快地掌握其使用方法。</p><p><br/></p><p>1 正交编码器原理</p><p>正交编码器实际上就是光电编码器,分为增量式
单片机波特率自动识别系统
<p>单片机波特率自动识别系统</p><p>(BaudRate) 模拟线路信号的速率,也称调制速率,以波形每秒的振荡数来衡量。如果数据不压缩,波特率等于每秒钟传输的数据位数,如果数据进行了压缩,那么每秒钟传输的数据位数通常大于调制速率,使得交换使用波特和比特/秒偶尔会产生错误。 </p><p> 波特率是指数据信号对载波的调制速率,它用单位时间内载波调制状态改变的次数来表示,其单位是波特(Ba
STM32F10XXX正交编码器接口应用笔记
<p>在马达控制类应用中,正交编码器可以反馈马达的转子位置及转速信号.TM32F10x系列MCU集成了正交编码器接口,增量编码器可与MCU直接连接而无需外部接口电路。该应用笔记详细介绍了STM32F1Ox与正交编码器的接口,并附有相应的例程,使用户可以很快地掌握其使用方法.</p><p>1正交编码器原理</p><p>正交编码器实际上就是光电编码器,分为增量式和绝对式,较其它检测元件有直接输出数字量
自己编写的自创的加密/解密算法的小程序,原理是将明文变成二进制,再按规则置乱二进制位,再变回文本,得到密文.是命令行运行方式的.
自己编写的自创的加密/解密算法的小程序,原理是将明文变成二进制,再按规则置乱二进制位,再变回文本,得到密文.是命令行运行方式的.
运用BP网络实现三个二进制位的异或运算,带有样本库可编译运行
运用BP网络实现三个二进制位的异或运算,带有样本库可编译运行
LED与液晶显示的对应. LED为四个LED灯,对应四为二进制位.
LED与液晶显示的对应.
LED为四个LED灯,对应四为二进制位.
:RSA 是最广泛的公钥算法
:RSA 是最广泛的公钥算法,从程序实现的主要思想、算法分析及流程说明、实验环境要求描述、运行
和结果、运行效率分析和程序源代码六方面介绍运用java程序实现RSA加密算法,要求输入明文的二进制位数
不少于1024。
遗传算法的MATLAB代码
<p style="margin-top:0px;margin-bottom:10px;padding:0px;border:0px;font-size:13px;text-align:justify;color:#4E6384;font-family:'Microsoft YaHei', 微软雅黑, Arial, 'Lucida Grande', Tahoma, sans-serif;line-
一个有用的无损压缩原码用于文件中二进制位操作的函数说明,函数实现,错误处理以及内存中的函数实现
一个有用的无损压缩原码用于文件中二进制位操作的函数说明,函数实现,错误处理以及内存中的函数实现
减1计数器 一、设计要求 用Verilog HDL语言设计一个计数器。 要求计数器具有异步置位/复位功能
减1计数器 一、设计要求 用Verilog HDL语言设计一个计数器。 要求计数器具有异步置位/复位功能,可以进行自增和自减计数,其计数周期为2^N(N为二进制位数)。 二、设计原理 输入/输出说明: d:异步置数数据输入; q:当前计数器数据输出; clock:时钟脉冲; count_en:计数器计数使能控制(1:计数/0:停止计数); updown:计数器进行自加/自减运算控制(1:自加/0:
从键盘读入一个四位的十六进制数
从键盘读入一个四位的十六进制数,CRT显示等值的二进制数.
由于每个十六进制数位对应4个二进制,所以每读入一个十六进制位后,即可将其对应的4个二进制位依次输出。由于数字‘0’~ ‘9’的ASCⅡ码为30H~39H,字母‘a’~‘f’与 ‘A’~‘F’的ASCⅡ码为61H~66H 与41H~46H ,因此,如果输入的字母为数字‘0’~‘9’,则其低4位即为对应的二进制位;如果输入的字符为字
MA1读出器RS232兼容输出16个ASCII字符每个ASCII字符代表4个2进制位的16进制数
MA1读出器RS232兼容输出16个ASCII字符每个ASCII字符代表4个2进制位的16进制数,因此整个输出相当于64个二进制位。
汇编+保护模式+教程
<P>九.输入/输出保护<BR>为了支持多任务,80386不仅要有效地实现任务隔离,而且还要有效地控制各任务的输入/输出,避免输入/输出冲突。本文将介绍输入输出保护。 这里下载本文源代码。 <BR><一>输入/输出保护<BR>80386采用I/O特权级IPOL和I/O许可位图的方法来控制输入/输出,实现输入/输出保护。 <BR>1.I/O敏感指令<BR>输入输出特权级(I/O Priv
C语言常见问题集_必知的495个问题
1.1 我如何决定使用那种整数类型?<br />
如果需要大数值(大于32, 767 或小于¡32, 767), 使用long 型。否则, 如果空间很重要(如有大数组或很多结构), 使用short 型。除此之外, 就使用int 型。如果严格定义的溢出特征很重要而负值无关紧要, 或者你希望在操作二进制位和字节时避免符号扩展的问题, 请使用对应的无符号类型。但是, 要注意在表达式中混用有符
基于集成电路CD4040的电子电位器制作
<P style="LINE-HEIGHT: 190%"><FONT size=3><FONT face=宋体>使用二进制集成电路CD4040可制作电子电位器。CD4040集成电路各脚功能。电位可有4096挡次,如电压在4.096V,每伏有1000个1mV变化进位挡,每进1位上升1mV,电路二进制位0~11位以高位电阻最小。如第11位50k</FONT>Ω<FONT face=宋体>、第10位10
数字系统设计基础教程
本书以层次设计概念为基础,据此,我们可根据系统在某一时间重要的细节来确定在不
同层次上来对系统进行观察。由于每个复杂的系统是从单个的二进制位开始而产生的,所以
将系统分析分解成多个层次是有意义的。层次方法使我们可以“放大”系统以研究其细节,
并可“缩小”整个系统来检查整个系统的行为。需要记住的重要一点是,层次的每个级别仅
仅是对同一网络的不同观察方法。我们可以从底层开始,并从简单到复杂,逐