Turbo乘积码技术研究及其FPGA实现
本文系统分析了Turbo 乘积码的原理及性能,详细讨论了各种因素对TPC译码性能的影响,提出了一种适合在FPGA中全数字实现的串行迭代译码算法,然后根据FPC编译码算法,采用Verilog硬件描述语言在FPGA中完成了TPC编译码器的设计、综合和仿真验证。最后在实际的数字接收机中进行了实验测试。实验...
本文系统分析了Turbo 乘积码的原理及性能,详细讨论了各种因素对TPC译码性能的影响,提出了一种适合在FPGA中全数字实现的串行迭代译码算法,然后根据FPC编译码算法,采用Verilog硬件描述语言在FPGA中完成了TPC编译码器的设计、综合和仿真验证。最后在实际的数字接收机中进行了实验测试。实验...
确定计算矩阵连乘积的计算次序,使得依此次序计算矩阵连乘积需要的数乘次数最少。具有完整的源程序及实验报告...
在信道编码的发展进程中,编码研究人员一直致力于追寻性能尽可能的接近Shannon极限,且译码复杂度较低的信道编码方案。1993年Berrou等提出了Turbo码,这种码在接近香农极限的低信噪比下仍能够获得较低的误码率,它的出现在编码界引起了广泛的关注,并成为编码研究领域最新的发展方向之一。但Turb...
...
...