乘法器
共 490 篇文章
乘法器 相关的电子技术资料,包括技术文档、应用笔记、电路设计、代码示例等,共 490 篇文章,持续更新中。
小词汇量非特定人孤立词语音识别的FPGA实现
语音识别技术是信息技术领域的重要发展方向之一,小词汇量非特定人孤立词语音识别是语音识别领域中一个具有广泛应用背景的分支,在家电遥控、智能玩具、人机交互等领域有着重要的应用价值.语音识别芯片从20世纪90年代开始出现,目前的语音识别芯片都是以DSP为核心集成的语音识别系统,算法主要通过软件实现,为了提高速度和降低成本,下一代语音识别芯片将设计成软硬件协同实现,本文的目的是使用全硬件方法实现语音识别算
基于FPGA和DSP的红外图像预处理算法研究
随着微电子技术的发展,可编程逻辑器件取得了迅速的发展,其功能日益强大,FPGA内部可用逻辑资源飞速增长,近来推出的FPGA都针对数字信号处理的特点做了特定设计,集成了存储器、锁相环(PLL)、硬件乘法器、DSP模块等,通过使用各个公司提供的FPGA开发软件使用硬件描述语言,可以实现特定的信号处理算法,如FFT、FIR等算法,为电子设计工程师提供了新的选择。实时图像处理系统采用FPGA+DSP的结构
机载双基地SAR成像算法的FPGA设计与实现
双基地合成孔径雷达(简称双基地SAR或Bistatic SAR)是一种新的成像雷达,也是当今SAR技术的一个发展方向,在军用及民用领域都具有良好的应用前景,近年来成为研究的热点。本文则侧重于研究双基地SAR的距离一多普勒(R-D)成像算法的实现。 在双基地SAR系统及成像算法的研究方面,推导了双基地SAR的系统分辨特性及雷达方程,分析了主要系统参数之间的约束关系。针对正侧视机载双基地SAR系统,本
基于FPGA的数字滤波器实现技术研究
随着数字信号处理技术应用的不断深入,数字信号处理系统的实现面临着很多挑战,其中面临的四个主要问题是:速度、设计规模、功耗和开发周期。因此许多数字信号处理的实现方法被提出,其中基于FPGA的实现技术就是其中的重要技术之一。 本文以数字信号处理系统的实现为应用背景,着重研究了基于FPGA的数字滤波器实现技术。本文分为两个主要部分: 第一部分以Xilinx公司的FPGA为例,总结了FPGA设计的基本方法
基于FPGA的数字相位计的研究与实现
本文结合工程需要详细论述了一种数字相位计的实现方法,该方法是基于FPGA(现场可编程门阵列)芯片运用FFT(快速傅立叶变换)算法完成的。首先,从相位测量的原理出发,分析了传统相位计的缺点,给出了一种高可靠性的相位检测实用算法,其算法核心是对采集信号进行FFT变换,通过频谱分析,实现对参考信号和测量信号初相位的检测,并同时阐述了FPGA在实现数字相位计核心FFT算法中的优势。在优化的硬件结构中,利用
基于FPGA的JPEG2000提升格式小波变换结构研究
90年代中期,Wim Sweldens等人提出了提升格式(Lifting Scheme)的离散小波变换算法.根据JPEG2000的声明模型(Verification Model,VM)版本8.5,符合标准规定的两种滤波器,一种是5/3滤波器,它适用于无损压缩,另一种是9/7滤波器,它适用于有损压缩.9/7滤波器是根据Daubieches找到的Daubieehes小波母函数设计而成的.该论文提出一种
基于FPGA的JPEG编解码芯片设计
近年来,随着微电子技术的高速发展,数字图像压缩编码技术的逐渐成熟,实时图象处理在多媒体、HDTV、图像通信等领域有着越来越广泛的应用,图像压缩/解压的IC芯片也已成为多媒体技术的核心,实现这些算法芯片的研究成为信息产业的新热点.该文基于FPGA设计了JPEG图像压缩编解码芯片,通过改进算法优化结构,在合理地利用硬件资源的条件下,有效地挖掘出算法内在的并行性.在JPEG编码器设计中,改进了JEONG
模拟乘法器
1595说明书,说明书远东地区载体霸王地 工栽无霸
OFDM信道估计模块运算部件的FPGA设计
正交频分复用(OnIlogonaJ Frequency Division Multiplexing,OFDM)技术通过将整个信道分为多个带宽相等并行传输的子信道,通过将信息经过子信道独立传输来实现通信,子信道的正交性可以保证最大限度的利用频谱资源。OFDM系统通过循环前缀来消除符号间干扰(ISI),通过IDFT/DFT调制解调降低了系统实现的复杂度。由于其频谱利用率高,抗多径能力强,在多种通信场合
DVBT系统中的OFDM设计及其FPGA实现
数字电视地面广播是现有数字电视广播方式中的一种,它的传输是通过地面无线进行的,其独特的简单接收和移动能力,能够满足现代信息化社会所要求的“信息到人”的基本要求,并且可以在原普通模拟电视频道内播出完整的高清晰电视节目,使清晰度和声音质量得到大幅度改善,能最终实现真正的高清晰度电视。 数字电视广播发展近十年来,卫星和有限电缆广播的基本传输体制已确定,而地面广播由于传输环境恶劣、频谱资源有限、应用需求分
DVB系统中RS编解码器的FPGA实现
该论文讨论如何采用一种串行无逆的Berlekamp-Massey(BM)算法,设计应用于DVB系统中的RS(204,188)信道编码/解码电路,并通过FPGA的验证.RS解码器的设计采用无逆BM算法,并利用串行方式来实现,不仅避免了求逆运算,而且只需用3个有限域乘法器就可以实现,大大的降低了硬件实现的复杂度,并且因为在硬件实现上,采用了3级流水线(pipe-line)的处理结构.RS编码器的设计中
FPGA在数字信号处理中的应用与研究
数字信号处理是信息科学中近几十年来发展最为迅速的学科之一.目前,数字信号处理广泛应用于通信、雷达、声纳、语音与图像处理等领域.而数字信号处理算法的硬件实现一般来讲有三种方式:用于通用目的的可编程DSP芯片;用于特定目的的固定功能DSP芯片组和ASIC;可以由用户编程的FPGA芯片.随着微电子技术的发展,采用现场可编程门阵列FPGA进行数字信号处理得到了飞速发展,FPGA正在越来越多地代替ASIC和
高效数字检波的自动增益控制环路研究
<P>针对数字式自动增益控制环路中包络检波需要乘法器,大量耗费系统资源的缺点,提出了一种基于绝对值方法或滑窗最大值法代替模拟检波方法中的信号的平方运算进行数字包络检波的新方法,其结果可以大大减小系统速
10MHz多路乘法器带输出放大器,突破带宽壁垒
Beyond a 1MHz bandwidth, multiplier chips usually need<BR>external amplifiers and biasing, and many
在功率因数校正 (PFC) 预调节器中使用升压跟随器的好处
传统上,PFC(功率因数校正)离线功率转换器的设计带有两个功率级:第一个功率级通常情况下是一个升压转换器,因为此拓扑结构中有连续的输入电流,可使用乘法器以及平均电流模式控制进行改变,以获得近乎一致的功
AD9851资料
频率合成 能产生180khz的信号 内含6倍频乘法器
模拟乘法器MPY634应用中的几个问题
模拟乘法器MPY634应用中的几个问题.pdf
基于FPGA的数字相位计的研究与实现
本文结合工程需要详细论述了一种数字相位计的实现方法,该方法是基于FPGA(现场可编程门阵列)芯片运用FFT(快速傅立叶变换)算法完成的。首先,从相位测量的原理出发,分析了传统相位计的缺点,给出了一种高可靠性的相位检测实用算法,其算法核心是对采集信号进行FFT变换,通过频谱分析,实现对参考信号和测量信号初相位的检测,并同时阐述了FPGA在实现数字相位计核心FFT算法中的优势。在优化的硬件结构中,利用
RS(255,223)译码器的FPGA实现及其性能测试
本课题首先研究了常规的RS译码器的算法,确定在关键方程的计算中采用一种新改进的BM算法,然后提出了基于复数基的有限域快速并行乘法器和利用幂指数相减进行除法计算的有限域除法器,通过这些优化方法提高了RS译码器的速度,减少了译码延时和硬件资源使用,最后利用VHDL硬件描述语言在FPGA上实现了流水线处理的RS(255,223)译码器。 本课题实现的RS(255,223)硬件译码器的性能在国内具
用FPGA实现基于神经网络的旁瓣抑制研究
本论文介绍了一种用BP神经网络来抑制旁瓣的方法。 本文采用了一个包括单片机接口和BP神经网络单元的硬件结构,利用现场可编程门阵列(FPGA)器件本身内嵌的乘法器、并行化结构和流水线的工作方式,使整个系统的处理速度得到极大的提高,较好的解决了资源和速度的之间相互制约的问题。整个系统采用一片芯片得以实现,有效的缩短了运行时间,为实时应用提供了可能。另外,tansig函数直接硬件实现较为困难,传统