虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

主<b>控制模块</b>

  • 带谐波抑制功能的分布式发电并网逆变器的研究.rar

    随着“节能环保”概念的提出,以解决电力紧张,环境污染等问题为目的的新能源利用方案得到迅速的推广,使得分布式发电备受关注,即将成为世界各国重要的发电形式。带有分布式电源的配电网及电力电子装置的大量应用致使电能质量下降,如何将分布式发电系统的能量回馈至电网的同时有效改善电能质量是一个重要的问题,因此在分布式发电系统中起电能变换作用的逆变器成为研究的一个热点。本篇主要以电压型并网逆变器为研究对象,对并网逆变器的拓扑结构、控制策略、参数的选择、并网实验等方面作出了详细的分析和研究。 首先根据带有分布式发电的配电网的特点提出一种新的谐波治理思路,即将改善电能质量的有源滤波技术结合到分布式逆变电源中,设计一种新型的多功能并网逆变器。用开关函数法建立了并网逆变器小信号数学模型,确定了以PI闭环调节为核心的复合控制策略,同时为了使输出电流控制达到更好的效果,采用电网电压前馈补偿方法抵消电网电压扰动对并网电流的影响;基于瞬时无功功率的id-iq谐波电流检测算法能精确检测和分离所需要的有功和谐波分量;基于DSP的软件锁相控制算法能实现并网电流与电网电压同频同相。 其次对并网逆变器控制系统的软硬件进行了分块设计:对逆变系统的A/D转换电路、逆变驱动电路、PWM信号发生电路等电路进行了详细地分析和说明。利用DSP主控芯片TMS320LF2407A内部的SCI异步串行通信接口实现了逆变器的人机交互功能,利用其内嵌的CAN控制模块实现了逆变器的并机通信功能;同时在TI DSP2000的运行环境下给出控制系统的主程序和周期中断子程序流程。 最后开发了以功率器件IPM构成的三相PWM变流桥主电路的多功能逆变电源实验平台和相关配套辅助电路,完成了逆变电源的输出有功功率及消除谐波的实验并给出了装置样机的实物图以及实验波形图。验证了逆变器工作原理分析的正确性和系统设计思路的可行性。 本文所做工作拓宽了带有分布式发电的配电网谐波治理的思路,对推动我国节能供电、新能源的利用以及改善电网电能质量等方面具有一定的理论意义和较强的实用价值。

    标签: 谐波抑制 分布式发电 并网逆变器

    上传时间: 2013-06-06

    上传用户:amandacool

  • STATCOM控制系统研究.rar

    随着我国工业化进程加快,各种电力负荷迅速增加,造成了电网无功功率消耗增加,使电能的传输和利用效率降低,电能质量中的无功功率补偿问题变得越来越重要。静止无功发生器(STATCOM)作为柔性交流输电系统的重要装置之一,是无功功率补偿发展的趋势。 论文首先介绍并比较了现有的无功补偿装置,分析了STATCOM相对于其他无功补偿装置的优越性。总结了STATCOM的间接电流控制和直接电流控制两种控制方式,并对两种控制方式所衍生的几种控制结构进行了介绍,说明了其控制原理。 详细讨论了直接电流控制的几种控制结构,并建立了相应的仿真模型,进行了仿真和比较分析。研究了它们在稳态性能和动态性能上的优缺点。其中重点讨论了采用空间电压矢量调制方法(SVPWM)跟踪给定电压矢量,来控制STATCOM的电流产生,并且采用直流侧电压可变给定。仿真结果证明此种方法具有直流侧电压利用率高、降低功率器件的开关损耗、适应电网电压不对称的环境的优点。 介绍了基于FPGA和DSP硬件开发平台设计方法。对FPGA的控制软件编程设计进行了详细讨论,其中重点讨论了应用DSP builder。工具箱实现全数字三相锁相环和SVPWM控制模块的方法。

    标签: STATCOM 控制 系统研究

    上传时间: 2013-04-24

    上传用户:youth25

  • 太阳能发电并网系统的研究.rar

    由于世界能源危机的日益严重和全球环境的不断恶化,大规模开发清洁可再生能源成为当前能源战略的主要方向。太阳能作为当前世界上最清洁、最现实、最有大规模开发利用前景的可再生能源之一,得到了各界的广泛关注。在太阳能的利用中,光伏发电并网又是其主要发展方向之一。 由于光伏产业界目前还没有统一的标准,又因为功率等级及应用场合的不同,使各种拓扑结构的光伏并网变流器都得以尝试使用。本文就是在此背景下,对当前使用的各类光伏并网变流器的拓扑结构和控制方法进行比较,并结合光伏并网系统实际应用中暴露的主要缺陷,从适应光伏阵列输出特性和提高系统整体的可靠性两方面入手,提出Z-source变换器结合PWM整流器的拓扑结构。 文章首先介绍了光伏并网系统中并网变流器的三种隔离回路方式,及应用于小功率和中大功率场合的不同主电路拓扑结构及控制策略,比较其优缺点,提出了Z-source变换器结合PWM整流组成的光伏发电系统。这种拓扑结构可以减小系统中电解电容的体积容量,并解决由太阳能电池板输出电压大范围变化所带来一系列问题,同时可以在一定程度上改善系统的可靠性问题。其次,文中分析介绍了Z-source变换器的工作原理,对比了三种升压控制的实现方式和性能差异,并简述了逆变器的三种SPWM电流控制策略及其优缺点。最后,结合整体系统需要,将Z-source变换器的升压控制与PWM整流器的并网控制融合,提出完成逆变并网功能和最大功率点跟踪的控制思想。 根据上述分析和研究,选定整体光伏系统的硬件结构和控制方案。详细阐述了系统硬件部分的设计计算,提供了系统主电路结构、参数计算、元件选型和控制电路的设计的详细说明,并完成了主电路硬件的制作。根据空间状态方程法对光伏发电系统进行仿真建模,仿真模型包括主电路拓扑及各控制子模块,文中简要说明各控制模块的功能,给出仿真结果并进行分析。验证该系统可以较好的实现本文提出的控制方案所应完成的各项功能,系统工作稳定可靠,性能良好。

    标签: 太阳能发电 并网

    上传时间: 2013-07-12

    上传用户:asd_123

  • 液晶显示器控制系统研究与设计.rar

    现代社会,以计算机技术为核心的信息技术迅速发展,信息容量呈爆炸式的增长,人们获得的信息的途径也越来越多,这其中人类获得的视觉信息很大部分是从各种各样的电子显示器件上获得的,随着微电子技术和材料工业的进步,图像显示技术飞速发展,出现了多种新型显示器,其中一些在显示品质上已经接近或者超过了传统的阴极射线管显示器(CRT),同时这些显示器件满足设备了小型化和低功耗的要求。 经过二十多年的研究、竞争和发展,平板显示器件尤其是液晶显示器件(LCD)已经脱颖而出大规模的进入市场,成为新世纪显示器件的主流。其中TFT-LCD是目前唯一在亮度、对比度、功耗、寿命、体积和重量等综合性能上全面赶上和超过CRT的平板显示显示器件。它的性能优良、大规模生产特性好,自动化程度高,原材料成本低廉,发展空间广阔,迅速成为新世纪的主流产品,是21世纪全球经济增长的一个亮点。 本论文在深入理解了LCD显示机理,尤其是TFT-LCD的显示驱动原理的基础上,利用纬视晶公司提供的TFT液晶模块,以嵌入式目前比较常用的FPGA系列芯片中的EP1C6Q240C6为核心设计制作出了由单片机(MCU)+可编程逻辑器件(FPGA-FieldProgrammableGateArray)+SRAM的液晶显示控制系统。文章阐述了该控制系统从硬件选型,到系统模块硬件电路设计以及系统软件设计的整个过程。该控制系统的功能模块主要包括:电源模块、可编程逻辑器件模块、微处理器模块、静态RAM模块以及触摸屏控制模块。其中微控制器模块采用C语言编程,实现对液晶屏得数据传以及其它控制功能,可编程逻辑器件(FPGA)模块采用VHDL语言编程,实现对屏的时序控制,最终实现对液晶屏图像显示的控制。最后通过对使用该控制板点亮的液晶屏进行光学测试验证了这种设计方案的可靠型和稳定性。 本设计具有较大的实用价值,可为以后液晶屏控制系统的研制提供参考。

    标签: 液晶 显示器控制 系统研究

    上传时间: 2013-07-22

    上传用户:s蓝莓汁

  • 基于瞬时无功功率理论的DSP型TSC控制器.rar

    无功功率是影响电压稳定的一个重要因素,它关系到整个电力系统能否安全稳定的运行。由于工业企业存在大量低功率因数、冲击性负载,导致大量无功的产生;同时,随着电力电子技术的发展,在工业领域内大功率的电力电子设备得到广泛运用,然而,由于电力电子设备的非线性特性,运行时又会产生大量谐波,因此,如何将无功补偿与谐波抑制同时进行考虑,是未来无功补偿技术领域的重要研究课题之一。 本文介绍了功率理论的发展,以及常用的无功补偿方式的原理和特点,同时重点介绍了瞬时无功功率理论以及以此为基础的TSC无功补偿控制器。在硬件方面,本文设计了基于LF2407ADSP芯片的TSC控制器、控制器外围电路及主电路三大模块。在软件方面,本文包括数据采集软件、控制投切算法、触发控制软件三部分。其中着重介绍了无冲击电流投入电容的设计思路,得出了一个好的电路。 软件仿真和样机实测结果表明,这种TSC装置在提供动态无功功率补偿和减小冲击涌流方面具有优良的性能。

    标签: DSP TSC 瞬时无功功率

    上传时间: 2013-04-24

    上传用户:hoperingcong

  • 多功能车辆总线控制器的FPGA设计与开发.rar

    随着计算机网络与嵌入式控制技术的迅速发展,作为传统运输行业的铁路系统对此也有了新的要求,列车通信网络应运而生。经过多年的发展,国际电工委员会(IEC)为了规范列车通信网络,于1999年通过了IEC61375-1标准。该标准将列车通信网络分为两条总线:绞线式列车总线(WTB)和多功能车辆总线(MVB)。MVB是一个标准通信介质,为挂在其上的设备传输和交换数据。而多功能车辆总线控制器(MVBC)是MVB与MVB实际物理层之间的接口,其主要实现MVB数据链路层的功能。由于该项关键技术仍被国外公司垄断,因此开发具有自主知识产权的MVBC迫在眉睫。 鉴于上述原因,本文深入研究了IEC61375-1标准。根据MVBC的技术特点,本文提出了使用FPGA来实现其具体功能的方案。挂在MVB总线上的设备分为五类,他们的功能各不相同。而支持4类设备的MVBC具有设备状态、过程数据、消息数据通信和总线管理功能,并且兼容2类和3类设备。本文的目的就是用FPGA实现支持4类设备的MVBC。 本文采用自顶向下的设计方法。整个MVBC主要划分为:编码模块、译码模块、冗余控制模块、报文分析单元、通信存储控制器、主控制单元、地址逻辑模块。在整个开发流程中,使用Xilinx的ISE集成开发环境。使用Verilog HDL硬件描述语言对上述各个模块进行RTL级描述,并用Synplify Pro进行综合。最后,在ModelSim中对各个模块进行了布线后仿真和验证。 在实验室条件下,通过严格的仿真验证后,其结果证明了本文设计的模块达到了IEC61375-1标准的要求。因此,用FPGA实现MVBC这一方案具有可操作性。 关键词:列车通信网;多功能车辆总线;多功能车辆总线控制器;现场可编程门阵列

    标签: FPGA 多功能 总线控制器

    上传时间: 2013-07-18

    上传用户:wxhwjf

  • 基于FPGA函数信号发生器的设计与实现.rar

    任意波形发生器已成为现代测试领域应用最为广泛的通用仪器之一,代表了信号源的发展方向。直接数字频率合成(DDS)是二十世纪七十年代初提出的一种全数字的频率合成技术,其查表合成波形的方法可以满足产生任意波形的要求。由于现场可编程门阵列(FPGA)具有高集成度、高速度、可实现大容量存储器功能的特性,能有效地实现DDS技术,极大的提高函数发生器的性能,降低生产成本。 本文首先介绍了函数波形发生器的研究背景和DDS的理论。然后详尽地叙述了用FPGA完成DDS模块的设计过程,接着分析了整个设计中应处理的问题,根据设计原理就功能上进行了划分,将整个仪器功能划分为控制模块、外围硬件、FPGA器件三个部分来实现。最后就这三个部分分别详细地进行了阐述。 在实现过程中,本设计选用了Altera公司的EP2C35F672C6芯片作为产生波形数据的主芯片,充分利用了该芯片的超大集成性和快速性。在控制芯片上选用了三星公司的上S3C2440作为控制芯片。本设计中,FPGA芯片的设计和与控制芯片的接口设计是一个难点,本文利用Altera的设计工具QuartusⅡ并结合Verilog—HDL语言,采用硬件编程的方法很好地解决了这一问题。论文最后给出了系统的测量结果,并对误差进行了一定分析,结果表明,可输出步进为0.01Hz,频率范围0.01Hz~20MHz的正弦波、三角波、锯齿波、方波,或0.01Hz~20KHz的任意波。通过实验结果表明,本设计达到了预定的要求,并证明了采用软硬件结合,利用FPGA技术实现任意波形发生器的方法是可行的。

    标签: FPGA 函数信号发生器

    上传时间: 2013-08-03

    上传用户:1079836864

  • 基于FPGA的IDE固态硬盘控制器的设计与实现.rar

    固态硬盘是一种以FLASH为存储介质的新型硬盘。由于它不像传统硬盘一样以高速旋转的磁盘为存储介质,不需要浪费大量的寻道时间,因此它有着传统硬盘不可比拟的顺序和随机存储速度。同时由于固态硬盘不存在机械存储结构,因此还具有高抗震性、无工作噪音、可适应恶劣工作环境等优点。随着计算机技术的高速发展,固态硬盘技术已经成为未来存储介质技术发展的必然趋势。 本文以设计固态硬盘控制芯片IDE接口部分为项目背景,通过可编程逻辑器件FPGA,基于ATA协议并使用硬件编程语言verilog,设计了一个位于设备端的IDE控制器。该IDE控制器的主要作用在于解析主机所发送的IDE指令并控制硬盘设备进行相应的状态迁移和指令操作,从而完成硬盘设备端与主机端之间基本的状态通信以及数据通信。论文主要完成了几个方面的内容。第一:论文从固态硬盘的基本结构出发,分析了固态硬盘IDE控制器的功能性需求以及寄存器传输、PIO传输和UDMA传输三种ATA协议主要传输模式所必须遵循的时序要求,并概括了IDE控制器设计的要点和难点;第二:论文设计了IDE控制器的总体功能框架,将IDE控制器从功能上分为寄存器部分、顶层控制模块、异步FIFO模块、PIO控制模块、UDMA控制模块以及CRC校验模块六大子功能模块,并分析了各个子功能模块的基本工作原理和具体功能设计;第三:论文以设计状态机流程和主要控制信号的方式实现了各个具体子功能模块并列举了部分关键代码,同时给出了主要子功能模块的时序仿真图;最后,论文给出了基于PIO传输模式和基于UDMA传输模式的具体指令操作流程实现,并通过SAS逻辑分析仪和QuartusⅡ对IDE控制器进行了功能测试和分析,验证了本论文设计的正确性。

    标签: FPGA IDE 固态硬盘

    上传时间: 2013-07-31

    上传用户:liangrb

  • 基于FPGA的MIPS_CPU的设计.rar

    本文完成了对MIPS-CPU的指令集确定,流水线与架构设计,代码编写,并且在x86计算机上搭建了称为gccmips_elf的仿真系统,完成了对MIPS-CPU硬件系统的模拟仿真,最终完成FPGA芯片的下载与实现。 @@ 本文完成了包含34条指令的MIPS-CPU指令集的制定,完成了整个MIPS-CPU的架构设计与5级流水线级数的确定。制定了整个CPU的主控制模块的状态转移图;根据MIPS-CPU的指令集的模式,完成了对不同模式下的指令的分析,给出了相应的取指,译码,产生新的程序存储器寻址地址,执行,数据存储器与寄存器文件回写的控制信号,完成取指令模块,译码模块,执行模块,数据回写等模块代码的编写,从而完成了流水线模块的代码设计。 @@ 重点分析了由于流水线设计而引入的竞争与冒险,分析了在不同流水线阶段可能存在的竞争与冒险,对引起竞争与冒险的原因进行了确定,并通过增加一些电路逻辑来避免竞争与冒险的发生,完成了竞争与冒险检测电路模块以及数据回写前馈电路模块的代码编写,从而解决了竞争与冒险的问题,使设计的5级流水线得以畅顺实现。 @@ 完成了MIPS-CPU的仿真系统平台的搭建,该仿真器用来对应用程序进行编译,链接与执行,生成相应汇编语言程序以及向量文件(16进制机器码);并且同时产生相关的Modelsim仿真,及Quartus II下载验证的文件。本设计利用该仿真系统来评估设计的MIPS-CPU的硬件系统,模拟仿真结果证明本文设计的MIPS-CPU可以实现正常功能。本论文课题的研究成功对今后从事专用RISC-CPU设计的同行提供了有益的参考。 @@ 最终将设计的MIPS-CPU下载到ALTERA公司的FPGA-EP1C6Q240芯片,并且借助ALTERA公司提供的Quartus II软件进行了编译与验证,对设计的MIPS-CPU的资源使用,关键路径上的时序,布线情况进行了分析,最终完成各个指标的检查,并且借助Quartus II软件内嵌的Signal Tap软件进行软硬件联合调试,结果表明设计的MIPS-CPU功能正常,满足约束,指标正确。 @@关键词 MIPS;流水线;竞争与冒险;仿真器;FPGA

    标签: MIPS_CPU FPGA

    上传时间: 2013-07-31

    上传用户:gjzeus

  • 基于FPGA的DDS双通道波形发生器.rar

    直接数字频率合成(DDS)是七十年代初提出的一种新的频率合成技术,其数字结构满足了现代电子系统的许多要求,因而得到了迅速的发展。现场可编程门阵列器件(FPGA)的出现,改变了现代电子数字系统的设计方法,提供了一种全新的设计模式。本论文结合这两项技术,并利用单片机控制灵活的特点,开发了一种双通道波形发生器。在实现过程中,选用了Altera公司的EP1C6Q240C8芯片作为产生波形数据的主芯片,充分利用了该芯片的超大集成性和快速性。在控制芯片上选用ATMAL的AT89C51单片机作为控制芯片。本设计中,FPGA芯片的设计和与控制芯片的接口设计是一个难点,本文利用Altera的设计工具Quartus Ⅱ并结合Verilog-HDL语言,采用硬件编程的方法很好地解决了这一问题。 本文首先介绍了波形发生器的研究背景和DDS的理论。然后详尽地叙述了用EP1C6Q240C8完成DDS模块的设计过程,这是设计的基础。接着分析了整个设计中应处理的问题,根据设计原理就功能上进行了划分,将整个仪器功能划分为控制模块、外围硬件、FPGA器件三个部分来实现。然后就这三个部分分别详细地进行了阐述。并且通过系列实验,详细地分析了该波形发生器的功能、性能、实现和实验结果。最后,结合在设计中的一些心得体会,提出了本设计中的一些不足和改进意见。通过实验说明,本设计达到了预定的要求,并证明了采用软硬件结合,利用FPGA实现基于DDS架构的双路波形发生器是可行的。

    标签: FPGA DDS 双通道

    上传时间: 2013-06-09

    上传用户:wxhwjf