VIP专区-嵌入式/单片机编程源码精选合集系列(71)资源包含以下内容:1. LPC2200的实验原代码,ADS 1.2集成开发环境练习.2. LPC2200的汇编指令实验原代码工程,周立功的2200实验板.3. 这一一个讲I2C的程序。是FPGA硬件程序。非常好的哦。.4. M3355的源代码.5. SAMSUNG 5009的源代码.6. ZORAN 962/966 SOURCE CODE,DVD chip.7. MachDevice Project: Blank Plugin.8. SDRAM Controller For Altera SOPC Builder and NIOS on DE2 kit board.9. SRAM Controller For Altera SOPC Builder and NIOS on DE2 kit board.10. RS232 Controller For Altera SOPC Builder and NIOS on DE2 kit board.11. DE2_PIO Controller For Altera SOPC Builder and NIOS on DE2 kit board.12. 在QuartusII中使用AHDL语言编写一个RS232串行数据通信接口.13. 源码PonyProg2000-2.07a.tar.gz.14. 周立功LPC2200实验板第三章UCOSii的前两个实验.15. 周立功LPC2200实验板第三章UCOSii的第三,第四个实验.16. zigbee技术中协调器应用协议.17. ARM编程 控制目标板LED灯程序 s3c2410.18. 嵌入式系统下的键盘驱动程序。可识别三种类型的键盘动作:按下.19. /// ////HVDA高差压差动输入.20. 利用带有I2C总线接口的日历时钟芯片DS1337.21. 6位共阴数码管.22. 8051模拟I2C.23. 在sopc 当中创建硬件电路.24. 一个老外写的用CPLD实现DDS的软件.25. 触摸屏实例.26. niosII的一个例子!NIOSII是ALTERA出的一个软核处理器.27. 台湾的UBec公司的zigbee RF芯片uz2400的数据文档.28. 信道程序.29. 数字示波器上的测频电路原理图.30. 最简单的C51 流水灯.31. 32位arm9微处理器S3C2440的i2c测试源代码.32. 32位arm9微处理器S3C2440的led测试源代码.33. 32位arm9微处理器S3C2440的led数码管测试源代码.34. 32位arm9微处理器S3C2440的rtc测试源代码.35. 32位arm9微处理器S3C2440的uart测试源代码.36. 加减时间计数器设计.37. 几个精确C语言延时程序.1:500ms 2:200ms. 3:10ms.4:1s..38. CPLD-EPM7128SLC84最小系统及下载线.39. EDA高手入门必看.40. 智能桑拿浴显示器程序.
上传时间: 2013-05-22
上传用户:eeworm
国家863项目“飞行控制计算机系统FC通信卡研制”的任务是研究设计符合CPCI总线标准的FC通信卡。本课题是这个项目的进一步引伸,用于设计SCI串行通信接口,以实现环上多计算机系统间的高速串行通信。 本文以此项目为背景,对基于FPGA的SCI串行通信接口进行研究与实现。论文先概述SCI协议,接着对SCI串行通信接口的两个模块:SCI节点模型模块和CPCI总线接口模块的功能和实现进行了详细的论述。 SCI节模型包含Aurora收发模块、中断进程、旁路FIFO、接受和发送存储器、地址解码、MUX。在SCI节点模型的实现上,利用FPGA内嵌的RocketIO高速串行收发器实现主机之间的高速串行通信,并利用Aurora IP核实现了Aurora链路层协议;设计一个同步FIFO实现旁路FIFO;利用FPGA上的块RAM实现发送和接收存储器;中断进程、地址解码和多路复合分别在控制逻辑中实现。 CPCI总线接口包括PCI核、PCI核的配置模块以及用户逻辑三个部分。本课题中,采用FPGA+PCI软核的方法来实现CPCI总线接口。PCI核作为PCI总线与用户逻辑之间的桥梁:PCI核的配置模块负责对PCI核进行配置,得到用户需要的PCI核;用户逻辑模块负责实现整个通信接口具体的内部逻辑功能;并引入中断机制来提高SCI通信接口与主机之间数据交换的速率。 设计选用硬件描述语言VerilogHDL和VHDL,在开发工具Xilinx ISE7.1中完成整个系统的设计、综合、布局布线,利用Modelsim进行功能及时序仿真,使用DriverWorks为SCI串行通信接口编写WinXP下的驱动程序,用VC++6.0编写相应的测试应用程序。最后,将FPGA设计下载到FC通信卡中运行,并利用ISE内嵌的ChipScope Pro虚拟逻辑分析仪对设计进行验证,运行结果正常。 文章最后分析传输性能上的原因,指出工作中的不足之处和需要进一步完善的地方。
上传时间: 2013-04-24
上传用户:竺羽翎2222
杜晓斌和陈兴文-FPGA和单片机串行通信接口的实现一文提出了FPGA与单片机实现数据串行通信的解决方案。在通信过程中完全遵守RS232 协议,给出了发送模块的vhdl源代码。\r\n
上传时间: 2013-08-15
上传用户:cylnpy
摘要:介绍了采取专用电平转换芯片MAX232实现PC机与MCS51单片机之间的串行通信的方法.通过对系统的通信方式选择89C51通信波特率的设置、通信的设置,以及对接口电路的软件和硬件的设计分析,展示了该电路的实用性.关键词:微处理器;PC机;串行通信;RS-232接口;MAX232芯片
上传时间: 2014-01-22
上传用户:shizhanincc
在计算机系统中,串行通信是指计算机主机与外设之间以及主机系统与主机系统之间数据的串行传送。由于串行通信和通信制式、传送距离以及I/O数据的串并变换等许多因素有关,为进一步学习MCS-51的串行接口打下基础。
上传时间: 2013-10-10
上传用户:李彦东
摘要: 串行传输技术具有更高的传输速率和更低的设计成本, 已成为业界首选, 被广泛应用于高速通信领域。提出了一种新的高速串行传输接口的设计方案, 改进了Aurora 协议数据帧格式定义的弊端, 并采用高速串行收发器Rocket I/O, 实现数据率为2.5 Gbps的高速串行传输。关键词: 高速串行传输; Rocket I/O; Aurora 协议 为促使FPGA 芯片与串行传输技术更好地结合以满足市场需求, Xilinx 公司适时推出了内嵌高速串行收发器RocketI/O 的Virtex II Pro 系列FPGA 和可升级的小型链路层协议———Aurora 协议。Rocket I/O支持从622 Mbps 至3.125 Gbps的全双工传输速率, 还具有8 B/10 B 编解码、时钟生成及恢复等功能, 可以理想地适用于芯片之间或背板的高速串行数据传输。Aurora 协议是为专有上层协议或行业标准的上层协议提供透明接口的第一款串行互连协议, 可用于高速线性通路之间的点到点串行数据传输, 同时其可扩展的带宽, 为系统设计人员提供了所需要的灵活性[4]。但该协议帧格式的定义存在弊端,会导致系统资源的浪费。本文提出的设计方案可以改进Aurora 协议的固有缺陷,提高系统性能, 实现数据率为2.5 Gbps 的高速串行传输, 具有良好的可行性和广阔的应用前景。
上传时间: 2013-11-06
上传用户:smallfish
摘要: 串行传输技术具有更高的传输速率和更低的设计成本, 已成为业界首选, 被广泛应用于高速通信领域。提出了一种新的高速串行传输接口的设计方案, 改进了Aurora 协议数据帧格式定义的弊端, 并采用高速串行收发器Rocket I/O, 实现数据率为2.5 Gbps的高速串行传输。关键词: 高速串行传输; Rocket I/O; Aurora 协议 为促使FPGA 芯片与串行传输技术更好地结合以满足市场需求, Xilinx 公司适时推出了内嵌高速串行收发器RocketI/O 的Virtex II Pro 系列FPGA 和可升级的小型链路层协议———Aurora 协议。Rocket I/O支持从622 Mbps 至3.125 Gbps的全双工传输速率, 还具有8 B/10 B 编解码、时钟生成及恢复等功能, 可以理想地适用于芯片之间或背板的高速串行数据传输。Aurora 协议是为专有上层协议或行业标准的上层协议提供透明接口的第一款串行互连协议, 可用于高速线性通路之间的点到点串行数据传输, 同时其可扩展的带宽, 为系统设计人员提供了所需要的灵活性[4]。但该协议帧格式的定义存在弊端,会导致系统资源的浪费。本文提出的设计方案可以改进Aurora 协议的固有缺陷,提高系统性能, 实现数据率为2.5 Gbps 的高速串行传输, 具有良好的可行性和广阔的应用前景。
上传时间: 2013-10-13
上传用户:lml1234lml
C语言实的串行通信接口程序
上传时间: 2015-03-02
上传用户:赵云兴
Sipex数据通信串行接口器件选型指南 .pdf
上传时间: 2013-12-30
上传用户:ardager
Delphi串口通讯控制器串口通信 包括解析报文.. 串行通讯接口
上传时间: 2013-12-06
上传用户:lps11188