虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

不同的<b>专业</b>数字音频接口连接

  • 基于FPGA的图像采集处理系统设计与实现.rar

    随着当今科学技术的迅猛发展,数字图像处理技术正在各个行业得到广泛的应用,而FPGA技术的不断成熟改变了通常采用并行计算机或数字信号处理器(DSP)、专用集成电路(ASIC)等作为嵌入式处理器的惯例。可编程逻辑器件(FPGA)凭借其较低的开发成本、较高的并行处理速度、较大的灵活性及其较短的开发周期等特点,在图像处理系统中有独特的优势。 本文提出了一种基于FPGA的图像采集处理系统解决方案,并选用低成本高性能的Altera公司的CycloneIII系列FPGA EP3C40F324为核心,设计开发了图像采集处理的软硬件综合系统。文章阐述了如何在FPGA中嵌入NiosII软核处理器并完成图像采集处理系统功能的设计方案。硬件电路上,系统设计了三块电路板:FPGA核心处理板、图像采集卡、图像显示卡,其中通过I2C总线对采集卡的工作模式进行配置,在采集模块控制下,将采集到的图像数据存储到SDRAM;根据VGA显示原理及其时序关系,设计了VGA显示输出控制模块,合成了VGA工作的控制信号,又根据VGA显示器的工业标准,合成VGA接口的水平和帧同步信号。逻辑硬件上,应用SOPCBuilder工具生成了FPGA内部的逻辑硬件功能模块,定制了NiosII IP core、CMOS图像采集模块、VGA Controller及其I2C总线接口,系统各模块间通过Avalon总线连接起来。软件部分,在NiosII内核处理器上实现了彩色图像颜色空间转换、二值化、形态学腐蚀处理及其目标定位等算法。实验结果证明了本文提出的方案及算法的正确性,可行性。

    标签: FPGA 图像采集 处理系统

    上传时间: 2013-08-05

    上传用户:woshiyaosi

  • 绕组励磁同步电机无传感器矢量控制的研究.rar

    绕组励磁同步电机具有功率因数可调、效率高等优点,在工业大功率场合获得了广泛应用,因此研究和开发高性能的绕组励磁同步电机驱动系统具有重大的经济价值和社会效益。目前开发高性能绕组励磁同步电机驱动系统所采用的控制方案主要有两种:一种是直接转矩控制(DTFC);另一种是磁场定向矢量控制(FOC)。绕组励磁同步电机的矢量控制策略具有控制结构简单,物理概念清晰,电流、转矩波动小,转速响应迅速,易实现数字控制等优点。因此,在交流传动领域中,越来越受到学者的关注。但是,无论在国内还是国外,交直交型绕组励磁同步电机矢量控制系统的研究还缺乏全面深入的理论研究,还没有建造起矢量控制系统的理论体系构架。本文对绕组励磁同步电机矢量控制系统进行了初步的理论探讨,并进行了详细的实践研究,为以后更深入、广泛地研究此系统,打好坚实的基础。本论文主要研究内容如下: @@ 通过广泛的查找文献,对几种常见的同步电机传动系统进行了综述,分析了同步电机变频调速原理,在此基础上,讲述了无传感器技术在同步电机中的应用现状。无传感器技术主要有两大类:基于基波量的检测方法和基于外加信号的激励法。随后,对转子初始位置的估计进行了综述,其方法有:基于电机定子铁芯饱和效应的转子位置估计,高频信号注入法,基于定子绕组感应电压的估计法和基于相电感计算法等。绕组励磁同步电机转子初始位置估计的研究还很少。 @@ 对绕组励磁同步电机矢量控制的理论进行了全面深入地研究,建立起矢量控制的理论体系构架。 @@ 首先,基于磁势等效原理,将三相静止交流信号等效变换为两相旋转直流信号,将交流电机等效为直流电机进行控制。在Clarke变换和Park变换的基础上,得到凸极同步电机转子磁场定向的电压矩阵方程、功率方程和运动方程。根据上述方程,绘出dq轴的等值电路及矢量图,得到状态空间描述的dq轴数学模型。 @@ 其次,根据模型参考自适应原理,对同步电机转速进行估计。忽略同步电机d轴阻尼绕组的作用,取同步转速为零,得到同步电机αβ静止坐标系下 的数学模型。将不含有转子转速信息的方程作为参考模型,将含有转速参数的方程作为可调模型,根据波波夫超稳定性和正性原理,对转子转速进行估计。@@ 最后,根据模型参考自适应估计的转子转速,设计磁通观测器来估计转子磁通,实现磁通反馈闭环控制。磁通观测器采用降维观测器,仅对转子磁通分量进行重构,并通过极点配置算法,合理配置观测器的极点,使观测器满足系统的性能指标,达到磁通观测的目的。 @@ 新颖的空间矢量脉宽调制算法。从空间矢量的基本概念入手,深入分析了定子三相对称电压与空间电压矢量之间的关系。由三相电压源型逆变器输出电压波形得到六个有效开关状态矢量,这六个开关矢量和两个零矢量合成一组等幅不同相的电压空间矢量,去逼近圆形旋转磁场。其次,根据空间电压矢量所在的扇区,选择相邻有效开关矢量,在伏秒平衡的法则下,计算各有效开关矢量的作用时间。并且,探讨了扇区判断和扇区过渡问题,定性分析了空间矢量脉宽调制(SVPWM)的性能。最后,根据每个扇区中开关矢量作用时间,采用软件构造法,在TMS320LF2407A硬件上实现了SVPWM。实验结果表明,该算法简单易实现,能够有效的提高直流母线的电压利用率,具有在低频运行稳定,逆变器输出电流正弦度好等优点。 @@ 空间矢量过调制算法的研究。在上述线性调制的基础上,提出一种基于电压空间矢量的过调制方法。过调制区域根据调制度分成两种不同的模式,分别为模式Ⅰ(0.907

    标签: 绕组 励磁 同步电机

    上传时间: 2013-07-25

    上传用户:gaorxchina

  • 车载数字开关电源的研究与实现.rar

    在以节能、环保和安全为中心的现代汽车中,电气设备越来越多,电气负荷越来越大,用新的42V车载电源系统取代现有的14V电源系统将是大势所趋。目前车载开关电源大都采用模拟控制方案,具有很多缺点,因此非常有必要研究数字控制方案,以便提高变换性能。鉴于此,开展了以车载数字开关电源的理论与设计为对象的研究内容: 基于L4981B的Boost DC/DC变换器的实现。在Boost DC/DC变换器理论分析的基础上,利用有源PFC电路板,基于模拟控制器L4981B制作成最大输出功率1kW的24VDC-42VDC变换器。 基于TL494的推挽DC/DC和Boost DC/DC变换器的实现。在推挽变换器理论分析的基础上,基于模拟控制器TL494进行了功率电路、控制电路和保护电路的原理图设计和PCB设计,制作成最大输出功率0.5kW、系统效率87%的24VDC-42VDC车载开关电源。利用此电路板,基于模拟控制器TL494制作成最大输出功率1kW的24VDC-42VDC变换器。 基于TMS320F2808的Boost DC/DC变换器和单相逆变器的实现。在Boost DC/DC变换器和单相逆变器相关理论分析的基础上,采用数字PI控制,基于数字控制器TMS320F2808进行了功率电路、输出电压闭环控制电路、检测电路和驱动电路的原理图设计和PCB设计以及软件设计,制作成额定输出功率0.5kW、系统效率86%的24VDC-42VDC车载数字开关电源和24VDC-97VDC-330VDC、42VDC-24VAC变换器。

    标签: 车载 数字 开关电源

    上传时间: 2013-07-04

    上传用户:dong

  • 基于模糊PID控制开关电源的研究.rar

    高频开关电源系统具有体积小、重量轻、高效节能、输出纹波小等优点,现已开始逐步成为现代电源系统的主流。但是在传统的开关电源技术中,它通常是采用模拟电路来实现电压或电流控制的。近年来,随着数字信号处理技术的日益完善、成熟,微处理器/微控制器和数字信号处理器性价比的不断提高,数字控制在以实现复杂的控制策略,采用数字控制具有更高的稳定性、可靠性和灵活性,并本文对开关电源的常用拓扑结构、模糊控制、模糊PID控制理论、PWM产生原理进行了研究,在此基础上设计了一种新型数字化的开关电源系统。该系统以TMS320LF2407为控制核心,利用模糊PID控制,建立电压环单环控制结构,直接生成数字PWM波形,经过IR2118驱动主电路的功率开关管(MOSFET)。 本系统采用模糊PID控制策略。该控制策略既能发挥模糊控制的动态响应快、超调量小、较好的适应性的特点,又能发挥PID控制的稳态精度高的优点,能较好的适应开关电源的非线性,实时性控制的需要。整个电源系统以DSP为控制核心,用单个TMS320LF2407 DSP芯片来集中实现电源输出调压和过压过流保护等要灵活地选择不同的控制功能。 另外,本文按照高频开关电源的设计步骤,采用基于DSP的数字控制方式,最后对本开关电源主电路进行了PID控制和模糊PID控制的对比仿真研究。仿真结果表明这种控制策略具有很好的控制性能,算法实现比较简单,同时控制模块设计简单,可靠性高,是一种比较实用、易于实现的控制算法。

    标签: PID 模糊 控制开关

    上传时间: 2013-07-01

    上传用户:candice613

  • 基于DSP的逆变电源数字控制技术的研究.rar

    随着现代科技的迅速发展,逆变电源的应用越来越广泛。同时,各行各业对逆变电源的性能也提出了更高的要求。好的逆变电源输出波形要求不但具有高的稳态性能,还应有快的动态响应。单一的控制策略很难同时满足这两方面的要求。因此,各种控制策略取长补短、相互渗透,构成复合控制器,是一种趋势所在。 本文讨论了当今各种比较流行的数字控制策略的优缺点,重点分析了无差拍控制和重复控制这两种控制策略的控制原理,并对其控制算法做了适当改进。无差拍控制动态性能极佳,但其稳态性能不理想,尤其是在带非线性负载时输出电压波形的总谐波畸变较大;而重复控制恰恰相反,它有着很好的稳态性能,但由于周期延迟环节的存在,控制指令不是立即输出,而是滞后一个参考周期才输出,使其动态性能较差。本文采用单相全桥拓扑结构为逆变器主电路,建立了它的连续状态空间模型和离散状态空间模型,分析了它的开环输出特性,并分别阐述了改进的无差拍控制器和重复控制器参数的设计方法。 文章提出将改进的无差拍控制和重复控制这两种控制策略相结合,组成复合控制策略。利用MATLAB建立了控制系统的仿真模型,仿真实验结果证明该复合控制策略能使逆变电源获得理想的稳态和动态性能。最后介绍了以高性能数字信号处理器TMS320F2812为控制核心的逆变电源控制系统的软硬件设计。

    标签: DSP 逆变电源数字 控制技术

    上传时间: 2013-07-31

    上传用户:liber

  • 数字逻辑电路的ASIC设计.pdf.rar

    书名:数字逻辑电路的ASIC设计/实用电子电路设计丛书 作者:(日)小林芳直 著,蒋民 译,赵宝瑛 校 出版社:科学出版社 原价:30.00 出版日期:2004-9-1 ISBN:9787030133960 字数:348000 页数:293 印次: 版次:1 纸张:胶版纸 开本: 商品标识:8901735 编辑推荐 -------------------------------------------------------------------------------- 内容提要 -------------------------------------------------------------------------------- 本书是“实用电子电路设计丛书”之一。本书以实现高速高可靠性的数字系统设计为目标,以完全同步式电路为基础,从技术实现的角度介绍ASIC逻辑电路设计技术。内容包括:逻辑门电路、逻辑压缩、组合电路、Johnson计数器、定序器设计及应用等,并介绍了实现最佳设计的各种工程设计方法。 本书可供信息工程、电子工程、微电子技术、计算技术、控制工程等领域的高等院校师生及工程技术人员、研制开发人员学习参考。 目录 -------------------------------------------------------------------------------- 第1章 ASIC=同步式设计=更高可靠性设计方法的实现 1.1 面向高性能系统的设计 1.2 同步电路的不足 1.3 同步电路设计 1.4 ASIC机能设计方法有待思考的地方 第2章 逻辑门电路详解 2.1 逻辑门电路的最基本的知识 2.2 加法电路及其构成方法 2.3 其他输入信号为3位的逻辑单元 2.4 复合逻辑门电路的调整 第3章 逻辑压缩与奎恩·麦克拉斯基法 3.1 除去玻色项的方法 3.2 奎恩·麦克拉斯基法 第4章 组合电路设计 4.1 选择器、解码器、编码器 4.2 比较和运算电路的设计 第5章 计数器电路的设计 5.1 计数器设计的基础 5.2 各种各样的计数器设计 5.3 LFSR(M系列发生器)的设计 第6章 江逊计数器 6.1 设计高可靠性的江逊计数器 6.2 冲刷顺序的组成 第7章 定序器设计 7.1 定序器电路设计的基础知识 7.2 把江逊计数器制作成状态机 7.3 一比特热位状态机与江逊状态机 7.4 跳跃动作的设计 第8章 定序器的高可靠化技术 8.1 高可靠性定序器概述 8.2 关注高可靠性江逊状态机 第9章 定序器的应用设计 9.1 软件处理与硬件处理 9.2 自动扶梯的设计 9.3 信号机的设计 9.4 数码存钱箱的设计 9.5 数字锁相环的设计 第10章 实现最佳设计的方法 10.1 如何杜绝运行错误的产生 10.2 16位乘法器的电路整定 10.3 冒泡分类器(bubble sorter)的电路设定 参考文献

    标签: ASIC 数字逻辑电路

    上传时间: 2013-06-15

    上传用户:龙飞艇

  • 基于FPGA函数信号发生器的设计与实现.rar

    任意波形发生器已成为现代测试领域应用最为广泛的通用仪器之一,代表了信号源的发展方向。直接数字频率合成(DDS)是二十世纪七十年代初提出的一种全数字的频率合成技术,其查表合成波形的方法可以满足产生任意波形的要求。由于现场可编程门阵列(FPGA)具有高集成度、高速度、可实现大容量存储器功能的特性,能有效地实现DDS技术,极大的提高函数发生器的性能,降低生产成本。 本文首先介绍了函数波形发生器的研究背景和DDS的理论。然后详尽地叙述了用FPGA完成DDS模块的设计过程,接着分析了整个设计中应处理的问题,根据设计原理就功能上进行了划分,将整个仪器功能划分为控制模块、外围硬件、FPGA器件三个部分来实现。最后就这三个部分分别详细地进行了阐述。 在实现过程中,本设计选用了Altera公司的EP2C35F672C6芯片作为产生波形数据的主芯片,充分利用了该芯片的超大集成性和快速性。在控制芯片上选用了三星公司的上S3C2440作为控制芯片。本设计中,FPGA芯片的设计和与控制芯片的接口设计是一个难点,本文利用Altera的设计工具QuartusⅡ并结合Verilog—HDL语言,采用硬件编程的方法很好地解决了这一问题。论文最后给出了系统的测量结果,并对误差进行了一定分析,结果表明,可输出步进为0.01Hz,频率范围0.01Hz~20MHz的正弦波、三角波、锯齿波、方波,或0.01Hz~20KHz的任意波。通过实验结果表明,本设计达到了预定的要求,并证明了采用软硬件结合,利用FPGA技术实现任意波形发生器的方法是可行的。

    标签: FPGA 函数信号发生器

    上传时间: 2013-08-03

    上传用户:1079836864

  • 基于FPGA的嵌入式系统设计.rar

    随着电子技术的不断发展和进步,嵌入式系统也越来越广泛的渗入到人类生活的方方面面。我们生活中常用的手机、数码相机、掌上电脑、便携式扫描仪等等都应用到了嵌入式系统。 论文首先介绍了嵌入式系统,包括嵌入式系统的构成、特点、发展趋势以及FPGA在嵌入式中的应用等,指明嵌入式系统设计一般可分为硬件设计和软件设计两部分。 硬件设计部分,首先介绍了FPGA的相关知识,包括FPGA构成、特性、开发工具、开发流程等,并对论文中选用的Altera公司的CyclonⅡ器件做了详细的介绍。利用SOPC Builder、NiosⅡ等工具设计创建了NiosⅡ CPU内核,添加以太网、Flash、PIO以及VGA接口等模块,生成了一个Nios CPU内核,完成硬件设计。 软件设计部分,研究了嵌入式操作系统的发展、种类、特点等,简单介绍了几种代表性的嵌入式操作系统。选择嵌入式操作系统时,综合考虑了内核、可移植性、可裁剪性、外挂模块、成本、服务等各种因素,最终选用μCLinux操作系统。详细介绍了μCLinux的特点、基本架构、代码结构等。利用NiosⅡIDE为宿主机建立Linux开发环境。在IDE里配置Linux内核和文件系统,编译后上载到做好的硬件平台上。启动μCLinux后将一个C语言编写的九宫格求解程序下载到开发板中运行,检验运行结果,验证嵌入式系统的正确性。 论文所做的只是嵌入式系统的一个应用实例。实际应用过程中,用户可以根据自己的实际需要对软硬件进行修改,以实现不同的功能。

    标签: FPGA 嵌入式系统设计

    上传时间: 2013-07-19

    上传用户:zhuoying119

  • USB20设备控制器IP核的设计与FPGA验证.rar

    随着计算机及其外围设备的发展,传统的并行接口和串行接口在灵活性和接口扩展等方面存在的缺陷愈来愈不可回避,并逐渐成为计算机通信的瓶颈。在这种情况下,通用串行总线(Universal Serial Bus,USB)诞生了。USB由于具有传输速率高、价格便宜、使用方便、灵活性高、支持热插拔、接口标准化和易于扩展等优点,目前已经成为计算机外设接口的主流技术,在计算机外围设备和消费类电子领域正获得越来越多的应用。 @@ 本文基于USB2.0协议规范,设计了一款支持高速和全速传输的USB2.0设备控制器IP核。文中着重介绍了这款设备控制器IP核的设计和FPGA验证工作,详细研究并分析了USB2.0规范,根据规范提出了一种USB2.0设备控制器整体构架方案,描述了各个功能子模块硬件电路的功能及实现。从可重用的角度出发,对设备控制器模块进行优化设计,增加多个灵活的配置选项,根据不同的应用对硬件进行配置,使其在满足要求的情况下去除冗余电路,以减少占用面积和功耗,从而使其灵活地应用于各种USB系统。本文还研究了IP核的验证方法,并对所设计的USB2.0设备控制器建立了功能完备的ModelSim仿真验证环境,搭建了FPGA硬件验证平台,设计了具有AHB接口的设备控制器和带有8051的设备控制器,并分别在FPGA平台上进行了功能验证。 @@ 本文所设计的USB2.0设备控制器IP核可配置性高,使用者可以自由配置所需端点的个数以及每个端点类型等,可以集成于多种USB系统中,适于各类USB设备的开发。本课题所取得的成果为USB2.0设备类的研究和开发积累了经验,并为后来实验室某项目测试芯片的USB数据采集提供了参考方案,也为未来USB3.0接口IP核的开发和应用奠定了基础。 @@关键词USB2.0控制器;IP核;FPGA;验证

    标签: FPGA USB 20

    上传时间: 2013-06-30

    上传用户:nanfeicui

  • FPGA中多标准可编程IO端口的设计.rar

    现场可编程门阵列(FPGA,Field Programmable Gate Array)是可编程逻辑器件的一种,它的出现是随着微电子技术的发展,设计与制造集成电路的任务已不完全由半导体厂商来独立承担。系统设计师们更愿意自己设计专用集成电路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的设计周期尽可能短,最好是在实验室里就能设计出合适的ASIC芯片,并且立即投入实际应用之中。现在,FPGA已广泛地运用于通信领域、消费类电子和车用电子。 本文中涉及的I/O端口模块是FPGA中最主要的几个大模块之一,它的主要作用是提供封装引脚到CLB之间的接口,将外部信号引入FPGA内部进行逻辑功能的实现并把结果输出给外部电路,并且根据需要可以进行配置来支持多种不同的接口标准。FPGA允许使用者通过不同编程来配置实现各种逻辑功能,在IO端口中它可以通过选择配置方式来兼容不同信号标准的I/O缓冲器电路。总体而言,可选的I/O资源的特性包括:IO标准的选择、输出驱动能力的编程控制、摆率选择、输入延迟和维持时间控制等。 本文是关于FPGA中多标准兼容可编程输入输出电路(Input/Output Block)的设计和实现,该课题是成都华微电子系统有限公司FPGA大项目中的一子项,目的为在更新的工艺水平上设计出能够兼容单端标准的I/O电路模块;同时针对以前设计的I/O模块不支持双端标准的缺点,要求新的电路模块中扩展出双端标准的部分。文中以低压双端差分标准(LVDS)为代表构建双端标准收发转换电路,与单端标准比较,LVDS具有很多优点: (1)LVDS传输的信号摆幅小,从而功耗低,一般差分线上电流不超过4mA,负载阻抗为100Ω。这一特征使它适合做并行数据传输。 (2)LVDS信号摆幅小,从而使得该结构可以在2.5V的低电压下工作。 (3)LVDS输入单端信号电压可以从0V到2.4V变化,单端信号摆幅为400mV,这样允许输入共模电压从0.2V到2.2V范围内变化,也就是说LVDS允许收发两端地电势有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工艺,辅助Xilinx公司FPGA开发软件ISE,设计完成了可以用于Virtex系列各低端型号FPGA的IOB结构,它有灵活的可配置性和出色的适应能力,能支持大量的I/O标准,其中包括单端标准,也包括双端标准如LVDS等。它具有适应性的优点、可选的特性和考虑到被文件描述的硬件结构特征,这些特点可以改进和简化系统级的设计,为最终的产品设计和生产打下基础。设计中对包括20种IO标准在内的各电器参数按照用户手册描述进行仿真验证,性能参数已达到预期标准。

    标签: FPGA 标准 可编程

    上传时间: 2013-05-15

    上传用户:shawvi