虫虫首页| 资源下载| 资源专辑| 精品软件
登录| 注册

上升

  • [简介] 名称:《打猎》-附源代码 (代码行数:1773 注释行数:363) 开发环境:WinXp+VC.Net2005+Win32 API 作者:mj 联系方式:mj055@yahoo.cn

    [简介] 名称:《打猎》-附源代码 (代码行数:1773 注释行数:363) 开发环境:WinXp+VC.Net2005+Win32 API 作者:mj 联系方式:mj055@yahoo.cn [打猎] 鼠标左键射击,消灭出现的猎物;有音乐及音效; 屏幕下方的计分板记录击中的猎物个数,右下角的头像个数表示未击中的猎物个数; 游戏难度会随击中数量上升,当未击中数达到5个时游戏结束。 [说明] 1.游戏引擎代码参考[美]Michael Morrison的《游戏编程入门》 2.打猎游戏图片资源来自于《武林群侠传》中的打猎小游戏 3.用vc.net2005编译时注意在项目属性页中ATL使用选择"不使用ATL",字符集选"使用多字节字符集",还有链接器->输入->附加依赖项:msimg32.lib winmm.lib

    标签: WinXp yahoo 1773 2005

    上传时间: 2013-12-22

    上传用户:lhc9102

  • 这是一段利用单片机IO口作的温控程序,感温元件是NTC。功能是

    这是一段利用单片机IO口作的温控程序,感温元件是NTC。功能是,当温度低过某值时开始加热, 随着温度上升。。。当高到某值时停止加热,然后开始冷却。。。不断重复。。。,使用时要注意 RC常数,常数过大会造成16位计数溢出,得不到正确结果。程序是作产品前的一个试验程序,当时 调试已通过,能作到±0.5℃。

    标签: NTC 用单片机 IO口 温控

    上传时间: 2016-12-11

    上传用户:13215175592

  • 四层电梯vhdl 1、 每层电梯的入口处设有上下请求开关

    四层电梯vhdl 1、 每层电梯的入口处设有上下请求开关,电梯内设有乘客到达层次的停站请求开关。 2、 设有电梯所处位置指示装置及电梯运行模式(上升或下降)指示装置。 3、 电梯每秒升降一层。 4、 电梯到达有停站请求的楼层后,经过1s电梯打开,开门只是灯亮,开门4s后,电梯门关闭(关门指示灯灭),电梯继续运行,直至执行完请求信号后停在当前楼层。 5、 能记忆电梯内外的所以请求信号,并按照电梯运行规则依次响应,每个请求信号保留至执行后消除。 6、 电梯运行规则:当电梯处于上升模式时,只响应比电梯所在位置高的上楼信号,由下至上依次执行,直到最后一个上楼请求执行完毕,如更高层有下楼请求时,则直接升到有下降请求的最高楼接客,然后进入下降模式,但电梯处于下降模式时,则与上升模式相反。 7、 电梯初始状态为一层门开。

    标签: vhdl 电梯 开关

    上传时间: 2013-12-31

    上传用户:xiaodu1124

  • 实现60进制的计数

    实现60进制的计数,每60个脉冲上升沿进一次位。

    标签: 进制

    上传时间: 2014-01-01

    上传用户:h886166

  • 功能要求: (1) start为”1”时

    功能要求: (1) start为”1”时,步进电机转动。 start为”0”时,步进电机停转。 (2) 预设step_in为常数,当clk为上升沿,load和start为”1’加载时,电机开始转动,转动step_in次后,停止转动。当下次符合此要求时将再次转动。 (3) 通过load,,step_in同步或异步载入steps值。

    标签: start

    上传时间: 2017-02-14

    上传用户:duoshen1989

  • 夏宇闻8位RISC_CPU的完整代码+TESTBENCH(已调试) modelsim工程文件

    夏宇闻8位RISC_CPU的完整代码+TESTBENCH(已调试) modelsim工程文件,包括书中所测试的三个程序和相关数据,绝对可用~所有信号名均遵从原书。在论坛中没有找到testbench的,只有一个mcu的代码,但很多和书中的是不一样的,自己改了下下~`````大家多多支持啊~`我觉得书中也还是有些不尽如人意的地方,如clk_gen.v中clk2,clk4是没有用的,assign clk1=~clk再用clk1的negedge clk1来触发各个module也是不太好的,会使时序恶化,综合时很可能会setup vio的,所以觉得直接用clk的上升沿来触发各个module比较好

    标签: TESTBENCH RISC_CPU modelsim 8位

    上传时间: 2014-01-08

    上传用户:ippler8

  • 该程序用于测试DSP的CAPTURE模块

    该程序用于测试DSP的CAPTURE模块,由TIMER1的比较模块输出一个PWM 波形,此波形输入CAP4引脚,待CAP4捕捉该PWM的10次上升沿后,停止捕捉,并把10次捕捉值存于数组result[10]中

    标签: CAPTURE DSP 程序 测试

    上传时间: 2017-03-07

    上传用户:as275944189

  • 使用Verilog编写的同步FIFO

    使用Verilog编写的同步FIFO,可通过设置程序中的DEPTH设置FIFO的深度,FIFO_WRITE_CLOCK上升沿向FIFO中写入数据, FIFO_READ_CLOCK上升沿读取数据。本程序对FIFO上层操作简单实用。

    标签: Verilog FIFO 编写

    上传时间: 2017-04-08

    上传用户:离殇

  • 基于ROM的正弦波发生器的设计:使用MATLAB得到这64个波形数据

    基于ROM的正弦波发生器的设计:使用MATLAB得到这64个波形数据,将这些存数据写入一个ROM中。再输入时钟,每个上升沿依次读取一个波形数据

    标签: MATLAB ROM 正弦波发生器 数据

    上传时间: 2014-01-18

    上传用户:R50974

  • 经过几个月的设计和开发

    经过几个月的设计和开发,计算机图书馆管理系统基本开发完毕。其功能基本符合需求,能够完成书籍录入,借阅,查询、统计、用户管理。并提供部分系统维护功能,使管理员能够方便进行数据添加和修改、数据删除等功能。 但是由于毕业设计时间较短,所以该系统还有许多不尽如人意的地方,比如联机文档比较少,用户界面不够美观,出错处理不够等多方面问题。这些都有待进一步改善。 几个月的毕业设计,使我提高了实际操作能力,从以前的理论上升到实践,从感性认识上升到理性认识,真正做到学有所用,懂得先要发现问题,分析问题,解决问题,虽然在设计过程中我也遇到一些困难,但在老师的帮助和自己的努力下,我都认真克服了,但由于时间紧触,我并不能做到尽善尽美,应该说这是一大遗憾吧,我相信这对以后会有别开生会的体验。

    标签:

    上传时间: 2017-06-24

    上传用户:wff