LED七段码数据生成器,设计LED数码管的时候用来计算。
上传时间: 2013-12-19
上传用户:TF2015
本程序为数码管显示处理模块 占用I/O RC3,RC4,RC5 使用RAM 节 程序包括: InitSPI 初始化SPI子程序 LEDlight 送七段码显示子程序 入口参数 LED_DATA 出口参数 无
上传时间: 2014-11-28
上传用户:qiaoyue
用vhdl做得CPLD静态两位数码管扫描 显示“10”两位数码管公用段选
上传时间: 2016-11-08
上传用户:偷心的海盗
七段阴极数码管的FPGA控制程序,开发平台为ISE或者quartus
上传时间: 2016-11-28
上传用户:小儒尼尼奥
实验采用七段码LED设计(数码管),显示直观;采用定时器中断,计时更准确;功能齐全,可随时启动、停止、清零,后者智能化程度更高。
上传时间: 2013-12-26
上传用户:ccclll
本程序可以利用74164串入并出芯片在七段共阴数码管上依次点亮0至9十个数字.. PA0....数据 PA1.....CP PA2.....是位选 在ATMEGA644P上调试通过
上传时间: 2014-01-12
上传用户:lixinxiang
系统实验板原理图掌握七段码显示器硬件线路原理掌握用HD7279A 芯片 实现显示的编程方法 HD7279A 是一片具有串行接口的,可同时驱动8 位共阴式数码管(或64 只独立LED)的 智能显示驱动芯片该芯片同时还可连接多达64 键的键盘矩阵 HD7279A 内部含有译码器可直接接受16 进制码HD7279A 还同时具有2 种译码方 式HD7279A 还具有多种控制指令如消隐闪烁左移右移段寻址等
上传时间: 2014-01-23
上传用户:tedo811
利用一块芯片完成除时钟源、按键、扬声器和显示器(数码管)之外的所有数字电路功能。所有数字逻辑功能都在CPLD器件上用VHDL语言实现。这样设计具有体积小、设计周期短(设计过程中即可实现时序仿真)、调试方便、故障率低、修改升级容易等特点。 本设计采用自顶向下、混合输入方式(原理图输入—顶层文件连接和VHDL语言输入—各模块程序设计)实现数字钟的设计、下载和调试。 一、 功能说明 已完成功能 1. 完成秒/分/时的依次显示并正确计数; 2. 秒/分/时各段个位满10正确进位,秒/分能做到满60向前进位; 3. 定时闹钟:实现整点报时,又扬声器发出报时声音; 4. 时间设置,也就是手动调时功能:当认为时钟不准确时,可以分别对分/时钟进行调整; 5. 利用多余两位数码管完成秒表显示:A、精度达10ms;B、可以清零;C、完成暂停 可以随时记时、暂停后记录数据。 待改进功能: 1. 闹钟只是整点报时,不能手动设置报时时间,遗憾之一; 2. 秒表不能向秒进位,也就是最多只能记时100ms; 3. 秒表暂停记录数据后不能在原有基础上继续计时,而是复位重新开始。 【注意】秒表为后来添加功能,所以有很多功能不成熟!
上传时间: 2014-01-02
上传用户:LIKE
1.首先用万用表判断所用数码管是共阴极还是共阳极数码管,并测出各引脚功能,画出引脚分布图。 2.实验采用4位一体的数码管,用P1口通过驱动芯片控制段码输出信号线,P0口通过驱动芯片控制位选线,自主选择驱动芯片,设计实现电路,并实现以下功能: (1)当开关K0接低电平时,第一位依次显示0~F,然后第二位、第三位、第四位,再循环回第一位。 (2)当开关K0接高电平时,四位动态显示“HELP”。
上传时间: 2018-09-11
上传用户:llzk
数码管段码计算器
上传时间: 2013-04-15
上传用户:eeworm