代码搜索:dataIn

找到约 2,888 项符合「dataIn」的源代码

代码结果 2,888
www.eeworm.com/read/32279/882627

hier_info d.hier_info

|D d => qn_temp.DATAIN d => q_temp.DATAIN cp => qn_temp.CLK cp => q_temp.CLK r => process0~1.IN0 r => process0~2.IN0 r => process0~0.IN0 s => process0~0.IN1 s => process0~2.IN1 s => process0
www.eeworm.com/read/39267/1125645

hier_info d.hier_info

|D d => qn_temp.DATAIN d => q_temp.DATAIN cp => qn_temp.CLK cp => q_temp.CLK r => process0~1.IN0 r => process0~2.IN0 r => process0~0.IN0 s => process0~0.IN1 s => process0~2.IN1 s => process0
www.eeworm.com/read/476527/1368780

vhd decode.vhd

--** 译 码 器 --文件名:decode.vhd --功 能:数据译码 --说 明:以拨盘开关作为数据输入端,用发光二极管表示译码后的信息; -- datain(0)-datain(2) 分别对应拨盘开关上的1-3号键; library IEEE; use IEEE.STD_LOGIC_1
www.eeworm.com/read/476527/1368782

vhd code.vhd

--** 编 码 器 **-- --文件名:code.vhd --功 能:数据编码 --说 明:以拨盘开关作为数据输入端,用发光二极管的后3位来表示编码后的信息; -- datain(0)-datain(7) 分别对应拨盘开关上的1-8号键; library IEEE; use
www.eeworm.com/read/328695/3438486

hier_info d.hier_info

|D d => qn_temp.DATAIN d => q_temp.DATAIN cp => qn_temp.CLK cp => q_temp.CLK r => process0~1.IN0 r => process0~2.IN0 r => process0~0.IN0 s => process0~0.IN1 s => process0~2.IN1 s => process0
www.eeworm.com/read/378421/2686398

vhd decode.vhd

--** 译 码 器 --文件名:decode.vhd --功 能:数据译码 --说 明:以拨盘开关作为数据输入端,用发光二极管表示译码后的信息; -- datain(0)-datain(2) 分别对应拨盘开关上的1-3号键; library IEEE; use IEEE.STD_LOGIC_1
www.eeworm.com/read/378421/2686400

vhd code.vhd

--** 编 码 器 **-- --文件名:code.vhd --功 能:数据编码 --说 明:以拨盘开关作为数据输入端,用发光二极管的后3位来表示编码后的信息; -- datain(0)-datain(7) 分别对应拨盘开关上的1-8号键; library IEEE; use
www.eeworm.com/read/347114/11690576

vhd _primary.vhd

library verilog; use verilog.vl_types.all; entity apex20ke_pterm_register is generic( power_up : string := "low" ); port( datain : in vl_logic;
www.eeworm.com/read/347114/11691686

vhd _primary.vhd

library verilog; use verilog.vl_types.all; entity mercury_hssi_synchronizer is generic( channel_width : integer := 20 ); port( datain : in vl_logic_vector(19
www.eeworm.com/read/347114/11692010

vhd _primary.vhd

library verilog; use verilog.vl_types.all; entity apex20k_pterm_register is generic( power_up : string := "low" ); port( datain : in vl_logic;