代码搜索:FPGA EDK
找到约 10,000 项符合「FPGA EDK」的源代码
代码结果 10,000
www.eeworm.com/read/18079/774160
lkf debug.lkf
-z -q -c -m"./Debug/fpga_loader.map" -o"./Debug/fpga_loader.out" -x -i"../../lib" -i"D:/CCStudio_v3.1/C6000/rtdx/lib" -i"D:/CCStudio_v3.1/C6000/csl/lib" -i"D:/CCStudio_v3.1/C6000/xdais/lib" -i"D:/CCSt
www.eeworm.com/read/7658/126535
prj ppc405_0_wrapper_xst.prj
VHDL ppc405_v2_00_c g:\EDK\hw\XilinxProcessorIPLib\pcores\ppc405_v2_00_c/hdl/vhdl/ppc405_top.vhd
vhdl work ../hdl/ppc405_0_wrapper.vhd
www.eeworm.com/read/17583/740318
prj ppc405_0_wrapper_xst.prj
VHDL ppc405_v2_00_c g:\EDK\hw\XilinxProcessorIPLib\pcores\ppc405_v2_00_c/hdl/vhdl/ppc405_top.vhd
vhdl work ../hdl/ppc405_0_wrapper.vhd
www.eeworm.com/read/493094/1169396
opt ipwiz.opt
-batch
-create plb_npi_vga_controller
-ver 1.01.a
-dir "/media/hdc5/edk_user_repository/MyProcessorIPLib"
-lang vhdl
-bus plbv46 s
-isc 1
-intrn 1 5
-reg 4
-xps
-driver
www.eeworm.com/read/493094/1169406
opt ipwiz.opt
-batch
-create plb_ps2_controller
-ver 1.00.a
-dir "/media/hdc5/edk_user_repository/MyProcessorIPLib"
-lang vhdl
-bus plbv46 s
-isc 1
-intrn 2 3
-reg 2
-xps
-driver
www.eeworm.com/read/312645/3662101
entries
/edk.S/1.3/Thu May 23 23:04:46 2002//
/hal_diag.c/1.4/Thu May 23 23:04:46 2002//
/plf_misc.c/1.3/Thu May 23 23:04:46 2002//
D
www.eeworm.com/read/291208/3968072
map ostest.map
Optimizing Linkage Editor (V.9.01.01.000) 17-Mar-2008 14:49:58
*** Options ***
-subcommand=E:\Study\ucOS-II\EDK38024\OSTest\OS\OSTest\OSTest\Debug\OSTest.hlk
-noprelink
-rom=D=R
-nome
www.eeworm.com/read/398200/2390738
entries
/edk.S/1.3/Thu May 23 23:04:46 2002//
/hal_diag.c/1.4/Thu May 23 23:04:46 2002//
/plf_misc.c/1.3/Thu May 23 23:04:46 2002//
D
www.eeworm.com/read/331470/12825878
txt 新建 文本文档.txt
基于VHDL语言的交通灯控制器设计
04信息工程 0416424030 卞跃宇
同组合作人:陆圣仙 丁悦 孙斌 王绍正 顾成国(2007年6月)
【摘 要】以交通灯控制器设计为例, 系统地阐述了用<mark>FPGA</mark>/CPLD实现数字电路的设计过程, 展示了<mark>FPGA</mark>/CPLD的强大功能和非凡特性。
关键词: 数字系统,交通灯控制器,EDA,<mark>FPGA</mark>,CPLD,MAX_plus II
【A ...
www.eeworm.com/read/10793/190802
txt 读我.txt
“<mark>fpga</mark>”文件夹为<mark>FPGA</mark>的QuartusII工程文件,使用VerilogHDL语言,目标芯片为EP1C3T144C8
“MCU”文件夹为测试<mark>FPGA</mark>设计的单片机IAR工程文件,使用C语言,目标芯片为ATMEGA64L-8AU
“创造力电子开发网”文件夹是该创造力电子开发网网站(http://www.edaok.net/)的快捷方式。
“UART设计文档.pdf”文件是介绍使用 ...