代码搜索:时钟提取

找到约 10,000 项符合「时钟提取」的源代码

代码结果 10,000
www.eeworm.com/read/155859/5618163

c pwm2.c

/////////PCA CEX0为50HZ PWM 输出模式,PCA时钟为外部输入////////////// /////////PWM2.c////////////////////////// #include #define T3RUN temppage=SFRPAGE;SFRPAGE=0x01;TR3=1;SFRPAGE=temppage #define
www.eeworm.com/read/395023/8199542

vhd serialout.vhd

---------------------------------------------------- --芳元电子工作室,版权所有,严禁用于商业用途 --实体名:serialout --功 能:串口发送控制器 --接 口:clk -为时钟信号,波特率为clk的1/4 -- wr -写使能信号 高电平有
www.eeworm.com/read/293511/8289021

c sm2b.c

#include #include //****************系统时钟初始化****************////// void SYSCLK_Init(void) { int i; //启用外部振荡器 OSCXCN=0x67; //等待振荡器起 for(i=0;i
www.eeworm.com/read/293400/8295709

v clkgen.v

//输入20m时钟,输出1m module clkgen(rst,mclk,clk1mhz); input rst,mclk; output clk1mhz; reg [3:0] count; reg clk1mhz; always @(posedge rst or posedge mclk) begin if(rst) begin clk1mh
www.eeworm.com/read/393109/8310848

h serial.h

//serial.h #ifndef _SERIAL_H #define _SERIAL_H #include #include //引脚定义 sbit SER_SID = P1^1; //数据 sbit SER_SCLK = P1^4; //时钟 //Funcitons void Ser_Delay(unsigned char
www.eeworm.com/read/370136/9615894

v int_div.v

module int_div(clk,div_out); input clk; output reg div_out; reg [31:0] clk_div; parameter CLK_FREQ = 'D50_000_000;//系统时钟 parameter DCLK_FREQ = 'D10; //输出频率10Hz always @(posedge cl
www.eeworm.com/read/268587/11132571

c u_dis.c

#include #define uchar unsigned char #define uint unsigned int #define OK 0xf0 #define ERROR 0xf1 #define R 1 #define W 0 #define IIC_SCL RB3 //IIC通信时钟 #define IIC_SDA RB4
www.eeworm.com/read/268041/11155993

c exp7.c

#include #include void main(void) { UCR=0x18; //初始化串行口 UBRR=0x33; //设置波特率(使用8MHz时钟,9600波特率) printf("\n\rTest Ok\n"); //打印
www.eeworm.com/read/413412/11157080

c rs485.c

/******************************************************************************** * * *名称:master.c *功能:RS485主机收发程序 *说明:主机向整个网络发送地址信息,等待接收从机数据包 *程序设计: *设计时间: * * 通信规则: 1:时钟4MHZ/波特率9600bps
www.eeworm.com/read/412376/11202012

h uart.h

#ifndef _UART_h_ #define _UART_h_ #define FREQ_OSC 1000000L //定义系统时钟频率 #define BAUD 9600L //定义波特率 #define SPEED _high_ #if SPEED == _high_ #define UBRR_COUNT FREQ_OSC/8L/BAUD - 1