代码搜索:小板电路

找到约 10,000 项符合「小板电路」的源代码

代码结果 10,000
www.eeworm.com/read/340866/12130363

asm 164_wnl.asm

;2051带农历显示的万年历最简电路 ;带74L164三片 ;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;; ;; AT89C2051日历程序 ;; ;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;;; ;转载请署名来自 www.01mcu.com 否则谢绝转载 time_week da
www.eeworm.com/read/251904/12312440

xml filelist.xml

www.eeworm.com/read/228702/14365762

asm io-8.asm

;Io-8.asm ;8位I/O接口电路设计实验 ;****************根据查看端口资源修改下列符号值******************* IOY0 EQU 9C00H ;片选IOY0对应的端口始地址 ;*****************************************************************
www.eeworm.com/read/7202/108165

s pwmdac.s

;****************************************************************************** ; 文件名:PWMDAC.S ; 功能:使用PWM6输出PWM信号,通过滤波电路实现DAC转换。 ; 说明:将跳线器JP2短接,JP3_RXD1断开。使用示波器观察测试点PWM和PWMDAC。 ;*****************
www.eeworm.com/read/7202/108172

c pwmdac.c

/**************************************************************************** * 文件名:PWMDAC.C * 功能:使用PWM6输出PWM信号,通过滤波电路实现DAC转换。 * 说明:将跳线器JP2短接,JP3_RXD1断开。使用示波器观察测试点PWM和PWMDAC。 *********************
www.eeworm.com/read/25884/849208

txt 新建 文本文档.txt

实验时收发双方都采用相同的电路 发送方程序如下: org 0000H AJMP START ;延时1/4s子程序 YANSHI1S: MOV R7,#250 YANSHI1S1: MOV R6,#250
www.eeworm.com/read/32129/1031334

vhd 3线-8线译码器.vhd

LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; ENTITY DECODER IS //实体部分,描述电路功能 PORT(a:IN STD_LOGIC_VECTOR(2 DOWNTO 0); //定义端口 g1,g2,g3: IN STD_LOGIC; y:OUT BIT_VECTOR (7 DOWNT
www.eeworm.com/read/32339/1033950

vhd 3线-8线译码器.vhd

LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; ENTITY DECODER IS //实体部分,描述电路功能 PORT(a:IN STD_LOGIC_VECTOR(2 DOWNTO 0); //定义端口 g1,g2,g3: IN STD_LOGIC; y:OUT BIT_VECTOR (7 DOWNT
www.eeworm.com/read/38884/1117547

vhd 3线-8线译码器.vhd

LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; ENTITY DECODER IS //实体部分,描述电路功能 PORT(a:IN STD_LOGIC_VECTOR(2 DOWNTO 0); //定义端口 g1,g2,g3: IN STD_LOGIC; y:OUT BIT_VECTOR (7 DOWNT
www.eeworm.com/read/39475/1131992

vhd 3线-8线译码器.vhd

LIBRARY IEEE; USE IEEE.STD_LOGIC_1164.ALL; ENTITY DECODER IS //实体部分,描述电路功能 PORT(a:IN STD_LOGIC_VECTOR(2 DOWNTO 0); //定义端口 g1,g2,g3: IN STD_LOGIC; y:OUT BIT_VECTOR (7 DOWNT