代码搜索:信号链
找到约 10,000 项符合「信号链」的源代码
代码结果 10,000
www.eeworm.com/read/423374/10564948
vhd songer.vhd
LIBRARY IEEE; -- 硬件演奏电路顶层设计
USE IEEE.STD_LOGIC_1164.ALL;
ENTITY Songer IS
PORT ( CLK12MHZ : IN STD_LOGIC; --音调频率信号
-- CLK
www.eeworm.com/read/352274/10567653
m lszq.m
function lszq(action,in1,in2);
%LSZQ 离散周期信号的频谱分析
% possible actions:
% 'start'
% 'down'
% 'move'
% 'up'
% 'redraw'
% 'done'
% 'setfreq'
if nargin
www.eeworm.com/read/159143/10691959
c image.c
/**********************************************************************/
/*宏定义:Baddress B芯片映射的地址*/
/* BDSC_SET DSC时钟为高*/
/* BDSC_CLR DSC时钟为低*/
/* BSED B芯片行返回信号*/
/******************
www.eeworm.com/read/462885/7193691
c df_bh_timera.c
/*****************************************************************************
文件名:df_bh_timera.c
编写者:czhang
描述:使用定时器A捕获比较器的输入信号
版本:1.0 2005-2-20
*************************************************
www.eeworm.com/read/462885/7193697
bak df_bh_timera.c.bak
/*****************************************************************************
文件名:df_bh_timera.c
编写者:czhang
描述:使用定时器A捕获比较器的输入信号
版本: 1.0 2005-2-20
**********************************************
www.eeworm.com/read/461386/7228187
c pcapwm8.c
/***************************************************************
功能:实现用PCA在P0.0输出8位PWM信号,可用示波器观察占空比变化
作者:ZDP
时间:2005-11-30
版本:V1.0
***************************************************************/
www.eeworm.com/read/434028/7896146
c pcapwm8.c
/***************************************************************
功能:实现用PCA在P0.0输出8位PWM信号,可用示波器观察占空比变化
作者:ZDP
时间:2005-11-30
版本:V1.0
***************************************************************/
www.eeworm.com/read/299005/7900657
m wondfulmu.m
x = 10*randn(1,500); % 作为系统的输入
b = fir1(63,0.5) %确定未知系统
d = filter(b,1,x) %期望信号
mu =0.015;
www.eeworm.com/read/145754/12703608
asm fft.asm
**************************************
*基2,时域抽取法,已知实信号的FFT程序*
**************************************
.mmregs
.global reset,start,sav_sin,sav_idx,sav_grp
.def start,_c_int
www.eeworm.com/read/243607/12931761
c image.c
/**********************************************************************/
/*宏定义:Baddress B芯片映射的地址*/
/* BDSC_SET DSC时钟为高*/
/* BDSC_CLR DSC时钟为低*/
/* BSED B芯片行返回信号*/
/******************