代码搜索:以太网同步
找到约 2,725 项符合「以太网同步」的源代码
代码结果 2,725
www.eeworm.com/read/276284/4166680
java stringvector.java
/**
* Vector主要用来保存各种类型的对象(包括相同类型和不同类型的对象)。
* 但是在一些情况下使用会给程序带来性能上的影响。这主要是由Vector类的两个特点所决定的。
* 第一,Vector提供了线程的安全保护功能。即使Vector类中的许多方法同步。
* 但是如果你已经确认你的应用程序是单线程,这些方法的同步就完全不必要了。
* 第二,在Vector查找存储的各 ...
www.eeworm.com/read/275546/4175347
java stringvector.java
/**
* Vector主要用来保存各种类型的对象(包括相同类型和不同类型的对象)。
* 但是在一些情况下使用会给程序带来性能上的影响。这主要是由Vector类的两个特点所决定的。
* 第一,Vector提供了线程的安全保护功能。即使Vector类中的许多方法同步。
* 但是如果你已经确认你的应用程序是单线程,这些方法的同步就完全不必要了。
* 第二,在Vector查找存储的各 ...
www.eeworm.com/read/449402/1678587
java stringvector.java
/**
* Vector主要用来保存各种类型的对象(包括相同类型和不同类型的对象)。
* 但是在一些情况下使用会给程序带来性能上的影响。这主要是由Vector类的两个特点所决定的。
* 第一,Vector提供了线程的安全保护功能。即使Vector类中的许多方法同步。
* 但是如果你已经确认你的应用程序是单线程,这些方法的同步就完全不必要了。
* 第二,在Vector查找存储的各 ...
www.eeworm.com/read/392606/2492786
txt comment.txt
实验目的:
了解uCOS提供的事件标志服务,以及怎么利用事件标志实现任务与多个事件同步。
实验结果
建立了五个任务Task,Task1, Task2, Task3, Task4,其中Task需要与其他四个任务同步。
在OS_CFG.H文件中设置OS_FLAGS 为16位。
建立一个事件标志组,并置初值为0,四个任务运行时分别在事件标志组中设置一个标志
位,当所有的标志位都置好,Task ...
www.eeworm.com/read/473886/6842601
v decode.v
//接收端的解码模块(可综合)
//在信号接收的刚开始发送端发送的是10个1信号,
//即10个+M序列,所以我们在开始时每接收到一个信号做一次累加运算
//当出现正的高峰时则认为达到同步,进入同步解调过程(mainbody)。
//也就是从此每进入一个信号就进行相应的相乘相加,
//在解接收到31个信号后进行一次判断,大于0认为接收到1,小于0认为接收到0。
`timescale ...
www.eeworm.com/read/471965/6884558
v decode.v
//接收端的解码模块(可综合)
//在信号接收的刚开始发送端发送的是10个1信号,
//即10个+M序列,所以我们在开始时每接收到一个信号做一次累加运算
//当出现正的高峰时则认为达到同步,进入同步解调过程(mainbody)。
//也就是从此每进入一个信号就进行相应的相乘相加,
//在解接收到31个信号后进行一次判断,大于0认为接收到1,小于0认为接收到0。
`timescale ...
www.eeworm.com/read/119662/14824676
txt 第三层交换机的选择.txt
现代的局域网基础设施需要对通过网络边界进行数据传输的问题提供一个新的解决办
法,这就需要提供一种同时具有第二层交换机和局域网路由器的功能,并且其时延小于传
统的局域网路由器的全新的设备。通常我们称之为第三层交换机。
网络并非都基于以太网,FDDI和ATM也是最常使用的局域网骨干技术。ATM网曾
一度被看作是多媒体时代唯一的网络技术。而许多其他技术诸如千兆以太网,也具有成为
明天的 ...
www.eeworm.com/read/186619/8922333
h f14demo_1.h
#define SID 0x40 //串行数据输入端
#define SCK 0x80 //同步时钟输入端
#define DDRAM_0 0x80 //显示回位
#define off_cursor 0x0c //关闭光标
#define on_cursor 0x
www.eeworm.com/read/179222/9364600
vhd control.vhd
library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_unsigned.all;
--先做一个简单的加法器,让他们不断的循环相加
entity control is
port(
set :in std_logic;--作为同步来用,开始计数和输出波形
clk
www.eeworm.com/read/372577/9503127
asm drv1320.asm
;********************DRV1320********************
;本程序实现驱动TC1320实现DA转换。
;入口参数:待转换的数据在SOU中。
;出口参数:无。
;占用资源:W,STATUS,024H,SSP模块,1重堆栈。
;说明: 同步时钟频率为100KHZ
IFNDEF DRV13201