搜索结果

找到约 1,738 项符合 xilinx 的查询结果

按分类筛选

显示更多分类

C/C++语言编程 lcd计数显示程序

library IEEE; use IEEE.STD_LOGIC_1164.ALL; use IEEE.STD_LOGIC_ARITH.ALL; use IEEE.STD_LOGIC_UNSIGNED.ALL; ---- Uncomment the following library declaration if instantiating ---- any Xilinx primitives in this code. --library UNISIM; --use UNISIM.VComponents.all; entity counter is  &n ...
https://www.eeworm.com/dl/503/37338.html
下载: 137
查看: 1105

技术资料 基于FPGA的视频压缩IP核设计

结合视频压缩的理论以及IP核设计中对于仿真验证的要求,本文设计了视频压缩IP核FPGA仿真验证平台.其硬件子平台以Xilinx公司XC2V3000为核心,针对视频压缩IP核应用仿真要求设计外围电路,构建一个视频压缩IP核的硬件仿真原型,采用运行于上位机上的控制和驱动软件作为软件解码子平台.同时还设计了完全独立于硬件之外的ModelSim软 ...
https://www.eeworm.com/dl/885876.html
下载: 7
查看: 2507

技术资料 基于FPGA的嵌入式CPU的VHDL建模和设计

目前,基于FPGA 的嵌入式CPU核的设计已成为SOC设计的重要部分.提出一种嵌入式CPU核的VHDI 行为建模方法,与传统的基于电路结构建模的CPU核的设计方法不同,新的VHDI 建摸方法是基于指令对数据流流通控制行为的描述.使用这种方法可以快速建创建兼容已有指令集的CPU核的VHDL模型,易于修改,提高设计效率.同时介绍了兼容80 ...
https://www.eeworm.com/dl/945862.html
下载: 3
查看: 9972

VIP专区 特权《Verilog边码边学》视频教程全集

01 001 Vivado下载与安装.flv 02 002 Notepad++安装与设置.flv 03 003 Modelsim安装配置与库编译.flv 04 004 Modelsim自动仿真环境搭建.flv 05 101 组合逻辑与时序逻辑.flv 06 102 分频计数器设计.flv 07 103 使能时钟设计.flv 08 104 基于Xilinx BUFGCE原语的门控时钟设计.flv 09 105 理解FPGA设计的并行性.flv 10 106 同 ...
https://www.eeworm.com/vipdownload/763.html

技术资料 FPGA开发全攻略(下册)

FPGA开发全攻略(下册) 如何克服 FPGA I/O 引脚分配挑战 作者:Brian Jackson  产品营销经理Xilinx, Inc.  brian.jackson@xilinx.com 对于需要在 PCB 板上使用大规模 FPGA 器件的设计人员来说,I/O 引脚分配是必须面对的众多挑战之一。  由于众多原因,许多设计人员发表为大型 FPGA 器件和高级 BGA 封装确定 ...
https://www.eeworm.com/dl/831696.html
下载: 3
查看: 7340

学术论文 基于FPGA的嵌入式系统SerialATA大容量数据存储控制器的研究.rar

随着信息技术的飞速发展,数据吞吐量急剧增长,要求有更高的传输速度,来满足大量数据的传输,而原有的并行数据传输总线结构上存在自身无法克服的缺陷,在高频环境下容易串扰,而增大误码率。SATA串行总线技术应运而生。作为一种新型的总线接口,它提供了高达3.0Gbps的数据传输速率,使用8B/10B编码格式,采用LVDS NRZ串行 ...
https://www.eeworm.com/dl/514/8503.html
下载: 179
查看: 1102

技术资料 基于FPGA的嵌入式系统SerialATA大容量数据存储控制器的研究.rar

随着信息技术的飞速发展,数据吞吐量急剧增长,要求有更高的传输速度,来满足大量数据的传输,而原有的并行数据传输总线结构上存在自身无法克服的缺陷,在高频环境下容易串扰,而增大误码率。SATA串行总线技术应运而生。作为一种新型的总线接口,它提供了高达3.0Gbps的数据传输速率,使用8B/10B编码格式,采用LVDS NRZ串行 ...
https://www.eeworm.com/dl/895941.html
下载: 8
查看: 1516

技术资料 基于FPGA的嵌入式系统SerialATA大容量数据存储控制器的研究.rar

随着信息技术的飞速发展,数据吞吐量急剧增长,要求有更高的传输速度,来满足大量数据的传输,而原有的并行数据传输总线结构上存在自身无法克服的缺陷,在高频环境下容易串扰,而增大误码率。SATA串行总线技术应运而生。作为一种新型的总线接口,它提供了高达3.0Gbps的数据传输速率,使用8B/10B编码格式,采用LVDS NRZ串行 ...
https://www.eeworm.com/dl/896305.html
下载: 5
查看: 1090

学术论文 RS编译码器的设计与FPGA实现

Reed-Solomon码(简称RS码)是一种具有很强纠正突发和随机错误能力的信道编码方式,在深空通信、移动通信、磁盘阵列以及数字视频广播(DVB)等系统中具有广泛的应用。 本文简要介绍了有限域基本运算的算法和常用的RS编码算法,分析了改进后的Euclid算法和改进后的BM算法,针对改进后的BM算法提出了一种流水线结构的译码器实现方 ...
https://www.eeworm.com/dl/514/9979.html
下载: 186
查看: 1145

学术论文 基于FPGA的高速高阶FIR滤波器设计

  随着雷达、图像、通信等领域对信号高速处理的要求,研究人员正寻求高速的数字信号处理算法,以满足这种高速地处理数据的需要。常用的高速实时数字信号处理的器件有ASIC、可编程的数字信号处理芯片、FPGA,等等。  本文研究了时域FPGA上实现高速高阶FIR数字滤波器结构,并实现了高压缩比的LFM脉冲信号的匹配滤波。文章 ...
https://www.eeworm.com/dl/514/10015.html
下载: 61
查看: 1123