搜索结果

找到约 6,273 项符合 vhdl 的查询结果

按分类筛选

显示更多分类

技术资料 FIFO FPGA

异步FIFO是一种先进先出的电路,使用在需要产时数据接口的部分,用来存储、缓冲在两个异步时钟之间的数据传输。在异步电路中,由于时钟之间周期和相位完全独立,因而数据的丢失概率不为零。如何设计一个高可靠性、高速的异步FIFO电路便成为一个难点。本设计介绍解决这一问题的一种方法。本设计采用VHDL语言的形式,在Quartu ...
https://www.eeworm.com/dl/933704.html
下载: 3
查看: 6892

技术资料 基于FPGA的图像边缘检测器的研究和设计

· 摘要:  在构建了一种基于联DSP+FPGA图像处理系统的基础上,论述了一个基于EDA技术的、用FPGA实现图像边缘检测协处理器的设计过程,包括边缘检测算法的选择、系统FPGA的VHDL设计实现和在MAXPLUSII开发环境下的相关仿真结果.该协处理器的像素处理方式采用全硬件并行及流水线技术,经验证,和单独采用单片机或DSP系 ...
https://www.eeworm.com/dl/934258.html
下载: 5
查看: 4825

技术资料 基于DSP + FPGA的断路器同步关合控制平台的研制

·摘 要:介绍了基于新型高性能DSP芯片TMS320F2812和现场可编程门阵列ACEX EPlK 208- 3 F PGA实现的断路器同步关合控制平台的设计,控制单元采用嵌人式实时多任务操作系统pC/OS-II作为系统软件平台,以DSP作为主控制单元,FPGA作为执行单元,用VHDL语言实现执行电路的设计,该方案提高了系统运行的可靠性并且利于系统功能扩 ...
https://www.eeworm.com/dl/935716.html
下载: 9
查看: 5555

技术资料 基于DSP+FPGA的断路器同步关合控制平台的研制

·摘要:  介绍了基于新型高性能DSP芯片TMS320F2812和现场可编程门阵列ACEX EP1K 208_3 FPGA实现的断路器同步关合控制平台的设计,控制单元采用嵌入式实时多任务操作系统μC/OS-Ⅱ作为系统软件平台,以DSP作为主控制单元,FPGA作为执行单元,用VHDL语言实现执行电路的设计,该方案提高了系统运行的可靠性并且利于系统功能扩 ...
https://www.eeworm.com/dl/936143.html
下载: 7
查看: 6339

技术资料 单片DSP处理器功能系统的SOPC技术设计

· 摘要:  结合Altera公司推出的Nios Ⅱ嵌入式软核处理器,提出一种具有常规DSP处理器功能的Nios Ⅱ系统SOPC解决方案;利用Nios Ⅱ可自定义指令的特点,通过Matlab和DSP Builder或直接用VHDL设计并生成复数乘法器、整数乘法器和浮点乘法器等硬件模块,将它们定制为相应的指令,从而将软件的灵活性和硬件的高速性结合 ...
https://www.eeworm.com/dl/942459.html
下载: 9
查看: 4471

技术资料 基于FPGA的乘法器实现结构分析与仿真

· 摘要:  现场可编程门阵列(FPGA)的快速发展为数字信号处理(DSP)系统设计提供了一种新的解决方案,而乘法运算是DSP领域内的一种基本运算,应用极为广泛,对乘法运算基于FPGA的实现结构进行研究具有重要意义.本文分析乘法运算的特点,给出了几种适应FPGA实现的乘法器结构.并在Xilinx公司的ISE 4.1i软件环境下,采用VH ...
https://www.eeworm.com/dl/942988.html
下载: 4
查看: 1830

技术资料 基于PLC的SD加法器在DSP领域中的应用

·摘要:  本文提出了一种以SD(Singed-Digit)数表示的求和计算方法,克服了传统的二进制数表示求和过程中产生的进位对运算速度的限制.并在此基础上应用硬件描述语言(VHDL)设计实现了基于可编程逻辑器件(PLD)的SD加法器,简化了求和运算过程.实验证明,通过这种算法可得到运算速度高、电路结构简单的高速加法器.以满足数字 ...
https://www.eeworm.com/dl/949835.html
下载: 6
查看: 9205

技术资料 基于FPGA的微小型导航计算机数据采集系统设计

· 摘要:  提出了以高性能DSP为核心,由FPGA构成主要外部输入输出接口的导航计算机方案,并重点对由FPGA构成的ADC采样控制器进行了设计.处理器DSP只需通过EMIF接口访问FPGA中的FIFO即可进行数据接收.FPGA设计采用VHDL语言描述,并利用Quartus2 4.0对设计方案进行了仿真,仿真结果表明该设计是有效的.同时,本文也简述 ...
https://www.eeworm.com/dl/958967.html
下载: 10
查看: 1399

技术资料 FPGA例程之四位比较器

本资源提供了一套完整的FPGA四位比较器例程,适用于初学者及进阶开发者深入理解数字电路设计原理与实践。通过这份详尽的工程实例,您可以学习到如何利用VHDL或Verilog语言实现基本逻辑功能,并掌握FPGA开发流程中的关键步骤。无论是作为教学材料还是项目参考都非常合适。此资料完全免费下载,包含所有必要的源代码文件及相 ...
https://www.eeworm.com/dl/991525.html
下载: 2
查看: 82

技术资料 FPGA例程之8位超前进位加法器

本资源提供了一个基于FPGA实现的8位超前进位加法器完整例程,对于初学者来说是理解数字逻辑设计原理及FPGA编程技巧的理想入门材料。通过学习此例程,您可以深入了解如何利用硬件描述语言(如VHDL或Verilog)来构建高效的数据处理单元,特别适合于嵌入式系统开发、数字信号处理等领域。该资源完全免费下载,并附带详细的注释 ...
https://www.eeworm.com/dl/991538.html
下载: 2
查看: 53