搜索结果

找到约 6,273 项符合 vhdl 的查询结果

按分类筛选

显示更多分类

技术资料 CPLD_FENPIN

本文使用实例描述了在 FPGA/CPLD 上使用 VHDL 进行分频器设计,包括偶数分频、非 50%占空比和 50%占空比的奇数分频、半整数(N+0.5)分频、小数分频、分数分频以及积分分频。
https://www.eeworm.com/dl/974157.html
下载: 4
查看: 7611

精品软件 ABEL5.01

?开发GAL/PAL的软件,DOS界面进行行为级仿真,判断设计的可行性,验证模块的功能和设计的debug。然后是调试和分析环境中使用代码处理箱(verisure/for verilog) (VHDLCover/for VHDL)分析仿真结果,验证测试级别。
https://www.eeworm.com/soft/114.html
下载: 55
查看: 15591

学术论文 I2C总线通信接口的CPLD实现

介绍采用ALTERA 公司的可编程器件,实现I2C 总线的通信接口的基本原理; 给出部分VHDL语言描述。该通信接口与专用的接口芯片相比, 具有使用灵活, 系统配置方便的特点。
https://www.eeworm.com/dl/514/10708.html
下载: 30
查看: 1105

教程资料 本实验教程选用Xilinx公司的产品X9572

本实验教程选用Xilinx公司的产品X9572,与之配套的开发软件为ISE4.1i,可进行原理图的输入和VHDL硬件描述语言的输入,并且可利用Modelsim进行功能仿真和时序仿真。
https://www.eeworm.com/dl/Protel/doc/18039.html
下载: 40
查看: 1089

软件设计/软件工程 本文主要介绍了50%占空比三分频器的三种设计方法

本文主要介绍了50%占空比三分频器的三种设计方法,并给出了图形设计、VHDL设计、编译结果和仿真结果。设计中采用EPM7064AETC44-7 CPLD,在QUARTUSⅡ4.2软件平台上进行。
https://www.eeworm.com/dl/684/187740.html
下载: 102
查看: 1368

VHDL/FPGA/Verilog 电赛一等奖作品:音频信号分析仪的FPGA源码

电赛一等奖作品:音频信号分析仪的FPGA源码,VHDL编写,Quartus7.1综合,ModelSim6.2g se仿真,应用了opencores.org上的开源FFT IP核,加入了8051总线接口和ram
https://www.eeworm.com/dl/663/267318.html
下载: 93
查看: 1099

VHDL/FPGA/Verilog 研究了传统误码仪的工作原理与结构

研究了传统误码仪的工作原理与结构,并利用VHDL语言在FPGA芯片上模拟实现了绝大部分的传统误码仪的功能,如LCD显示驱动,串口通信驱动,误码测试,数据存储芯片驱动等功能.
https://www.eeworm.com/dl/663/338635.html
下载: 69
查看: 1224

VHDL/FPGA/Verilog 本实验教程选用Xilinx公司的产品X9572

本实验教程选用Xilinx公司的产品X9572,与之配套的开发软件为ISE4.1i,可进行原理图的输入和VHDL硬件描述语言的输入,并且可利用Modelsim进行功能仿真和时序仿真。
https://www.eeworm.com/dl/663/342058.html
下载: 79
查看: 1059

技术资料 I2C总线通信接口的CPLD实现

介绍采用ALTERA 公司的可编程器件,实现I2C 总线的通信接口的基本原理; 给出部分VHDL语言描述。该通信接口与专用的接口芯片相比, 具有使用灵活, 系统配置方便的特点。
https://www.eeworm.com/dl/886717.html
下载: 10
查看: 7593

技术资料 基于OV5017和CPLD的图像采集显示系统

阐述了CMOS 图像传感器的一般特征,介绍了CMOS 黑白图像传感芯片OV5017 的性能,讨论了用CPLD 进行LCD 驱动的设计。并使用VHDL 语言设计LCD 驱动时序电路。关键词:CM
https://www.eeworm.com/dl/903462.html
下载: 8
查看: 3678