搜索结果
找到约 6,273 项符合
vhdl 的查询结果
按分类筛选
- 全部分类
- VHDL/FPGA/Verilog (3085)
- 技术资料 (1382)
- 其他 (200)
- 学术论文 (187)
- 教程资料 (166)
- 其他书籍 (122)
- 嵌入式/单片机编程 (91)
- 可编程逻辑 (86)
- 系统设计方案 (71)
- 单片机开发 (63)
- 书籍源码 (55)
- 软件设计/软件工程 (52)
- 电子书籍 (48)
- 教程资料 (47)
- 文章/文档 (31)
- 并行计算 (30)
- 技术书籍 (28)
- VIP专区 (27)
- VHDL/Verilog/EDA源码 (26)
- 汇编语言 (26)
- 通讯/手机编程 (23)
- 文件格式 (21)
- 中间件编程 (21)
- DSP编程 (20)
- 通讯编程文档 (19)
- 其他嵌入式/单片机内容 (19)
- 编译器/解释器 (17)
- 微处理器开发 (16)
- 源码 (15)
- 加密解密 (13)
- 压缩解压 (13)
- 精品软件 (13)
- 软件工程 (10)
- Linux/Unix编程 (10)
- 单片机编程 (9)
- 串口编程 (9)
- 数学计算 (9)
- matlab例程 (9)
- 邮电通讯系统 (9)
- 技术教程 (8)
- USB编程 (8)
- 书籍 (7)
- FPGA (7)
- 电子书籍 (7)
- 数据结构 (6)
- EDA相关 (5)
- 开发工具 (5)
- 编辑器/阅读器 (5)
- *行业应用 (5)
- 接口技术 (4)
- 设计相关 (4)
- 操作系统开发 (4)
- ALTERA FPGA开发软件 (4)
- 模拟电子 (4)
- allegro (4)
- 驱动编程 (4)
- 教育系统应用 (4)
- 其他行业 (4)
- 交通/航空行业 (4)
- 教程 (3)
- C/C++语言编程 (3)
- 行业应用文档 (3)
- 其他文档 (3)
- 实用工具 (3)
- 并口编程 (3)
- MacOS编程 (3)
- 论文 (2)
- 仿真技术 (2)
- 教材/考试/认证 (2)
- 单片机相关 (2)
- 嵌入式综合 (2)
- FPGA (2)
- 技术管理 (2)
- VC书籍 (2)
- 行业发展研究 (2)
- 软件 (1)
- 电路图 (1)
- 笔记 (1)
- 应用设计 (1)
- 开发板 (1)
- 其他 (1)
- MAX+plusⅡ (1)
- PCB相关 (1)
- uCOS编程 (1)
- 无线通信 (1)
- Linux/uClinux/Unix编程 (1)
- 存储器技术 (1)
- 集成开发环境源码 (1)
- 资料/手册 (1)
- 测试测量 (1)
- 集成开发环境 (1)
- 通信网络 (1)
- 工控技术 (1)
- 教程资料 (1)
- Internet/网络编程 (1)
- Modem编程 (1)
- 多国语言处理 (1)
- CA认证 (1)
- 其他数据库 (1)
- 人工智能/神经网络 (1)
技术资料 EDA与硬件描述语言
EDA与硬件描述语言,介绍硬件描述语言,VHDL和verilog硬件描述语言。
精品软件 FPGA COMPLIERII V3.80
FPGA ComplierII,VHDL/Verilog综合软件,Synopsys公司将停止发展FPGAexpress软件,而转到FPGA ComplierII平台
单片机开发 单片机的程序集.大家可以参考一下.我想做一个更好的程序集及电路板.大约在10月份完成.请有兴趣的关注一下.当然我还要做一个通信的vhdl的仿真.
单片机的程序集.大家可以参考一下.我想做一个更好的程序集及电路板.大约在10月份完成.请有兴趣的关注一下.当然我还要做一个通信的vhdl的仿真.
嵌入式/单片机编程 译码器的逻辑功能是将已赋予特定含义的一组二进制输入代码的原意"翻译"出来,变成对应的输出高低电平信号.该程序为3-8译码器.基于VHDL,其开发环境是MAXPLUS2.
译码器的逻辑功能是将已赋予特定含义的一组二进制输入代码的原意"翻译"出来,变成对应的输出高低电平信号.该程序为3-8译码器.基于VHDL,其开发环境是MAXPLUS2.
VHDL/FPGA/Verilog 源代码不同软件对VHDL语法的支持范围是不一样的,以下程序中的某些语句可能不能运行在所有的软件平台之上,因此程序可能要作一些修改,同时务必注意阅读程序中的注释。
源代码不同软件对VHDL语法的支持范围是不一样的,以下程序中的某些语句可能不能运行在所有的软件平台之上,因此程序可能要作一些修改,同时务必注意阅读程序中的注释。
其他 本文介绍一种利用 EDA技术 和VHDL 语言 ,在MAX+PLUSⅡ环境下,设计了一种新型的智能密码锁。它体积小、功耗低、价格便宜、安全可靠,维护和升级都十分方便,具有较好的应用前景
本文介绍一种利用 EDA技术 和VHDL 语言 ,在MAX+PLUSⅡ环境下,设计了一种新型的智能密码锁。它体积小、功耗低、价格便宜、安全可靠,维护和升级都十分方便,具有较好的应用前景
其他书籍 电子工程(报告) >> [数字电子课程设计] 七段数码显示译码器设计[数字电子课程设计] 七段数码显示译码器设计 购买...(1)学习7数码显示译码器设计 (2)学习VHDL的多层次设计方
电子工程(报告) >> [数字电子课程设计] 七段数码显示译码器设计[数字电子课程设计] 七段数码显示译码器设计 购买...(1)学习7数码显示译码器设计 (2)学习VHDL的多层次设计方法。 二、设计任务及要求: (1)实验内容1:说明程序1的... ...
VHDL/FPGA/Verilog 利用VHDL 语言设计出租车计费系统, 使其实现计费以及预置和模拟汽车启动、停止、暂停等功能, 并设计动态扫描电路显示车费数目, 突出了其作为硬件描述语言的良好的可读性、可移植性和易理解等优点。此程序
利用VHDL 语言设计出租车计费系统, 使其实现计费以及预置和模拟汽车启动、停止、暂停等功能, 并设计动态扫描电路显示车费数目, 突出了其作为硬件描述语言的良好的可读性、可移植性和易理解等优点。此程序通过下载到特定芯片后, 可应用于实际的出租车计费系统中。 ...